历史上的今天
今天是:2024年09月23日(星期一)
2020年09月23日 | 小尺寸大能量,Silicon Labs超低抖动可编程晶体振荡器问市
2020-09-23 来源:EEWORLD
- Silicon Labs(亦称“芯科科技”,NASDAQ:SLAB)发布了新的小尺寸、高性能晶体振荡器(XO)和压控晶体振荡器(VCXO)系列产品,用于低抖动和频率灵活的时钟合成。

Si54x/6x Ultra系列XO/VCXO在整个工作范围内为整数和小数频率提供低至80飞秒(fs)的抖动性能,从而为数据中心互连、光传输、广播视频和测试/测量等要求严苛的应用提供了出色的抖动余量。这些新产品可提供单通道、双通道、四通道和I2C可编程频率选项,支持行业标准的2.5x3.2mm封装尺寸,从而成为要求混合使用不同频率且空间受限的设计的理想选择。
高带宽、高密度线卡和小尺寸光模块的理想选择
对网络带宽和更快数据速率日益增长的需求推动了对更高速度的400/600/800G光/以太网端口和更高密度线卡的需求。随着电信和数据中心应用加速400G部署,光模块市场正在从CFP设计过渡到更小尺寸的QSFP-DD、OSFP和CFP2解决方案,以帮助行业轻松地向更高带宽、更高密度线卡过渡。这些应用需要低抖动、高度可靠的时钟解决方案,以优化系统误码率并确保系统的高可用性。
占用面积小,经久耐用
Si54x/6x是光模块和线卡中400/600/800G相干光和56G/112G SerDes时钟的理想解决方案,这些模块和线卡需要高性能及小尺寸封装。Si54x/6x器件可确保在20年的使用寿命内以±20ppm的性能工作,因此非常适合长寿命周期的应用。所有电源滤波都集成在器件内部,从而消除了片外分立元件,这些分立元件通常占用同XO本身一样多的PCB面积。Silicon Labs的Si54x/6x与传统振荡器引脚兼容,且针对定制频率的产品可提供小于2周的交货时间。
Silicon Labs时钟产品总经理James Wilson表示:“数据中心运营商和电信网络正在为线路侧和客户侧应用部署低成本、更小尺寸的光模块,从而推动了对空间优化的高性能时钟解决方案的需求。与可能需要多个振荡器来产生所有所需频率的传统解决方案不同,Si54x/Si56x是单芯片、一体化的解决方案,可以更小的占用面积真正实现任意频率的性能。”
Silicon Labs不断扩大在高性能时钟解决方案领域的领先地位
这些新产品进一步扩展了Silicon Labs行业领先的高性能XO/VCXO产品组合,补充了现有的通用(800fs)、低抖动(300fs)和超低抖动(80fs)产品系列,这些系列产品支持5x7mm、3.2x5mm和2.5x3.2mm封装选择,为业界提供了广泛的产品选项。
为了帮助简化振荡器的选择和定制,Silicon Labs提供了一系列基于Web的简易工具:
· 型号配置工具使得设计人员能够在几分钟内输入设备规格并生成可订购的型号
· 振荡器相位噪声查询工具可立即访问数千种相位噪声测量值,从而可以轻松查看各种工作频率范围内的器件相位噪声和抖动性能
· 交叉参考搜索工具可帮助需要高性能振荡器的客户找到适合的Silicon Labs第二供应源选项
史海拾趣
|
是这样的,我做了打印机的驱动,然后在“画笔”中打印,发现DrvEnablePDEV进去了,可是立马又调用了DrvDisablePDEV,连DrvStartDoc都没有进去,是不是因为没有AddForm导致的,还会不会有其它的问题导致这种现象?我非常渴望大家的意见。… 查看全部问答> |
|
老师给的一个任务,开始就遇到麻烦了,请教大家如何解决呢?关于ceconfig.h的 老师拿来一个程序让我修改,是用在手机上一个软件的算法,我在编译原代码的时候发现VC++6.0出错,提示没有cecongfig.h的头文件。小弟没有搞过嵌入式开发,上网一搜才知道是windous ce 下设置环境变量的头文件。 现在问题是,我的机子又不是用windo ...… 查看全部问答> |
|
大家好: 原理图的反相放大器在输入信号是 50KHZ,幅值 6.8Vp-p 时,Vout 的 幅值 也会是 6.8Vp-p,但相位超前 90度,我试着分析结果如下: 首先计算 C1 和 C2 的容抗,频率为 50KHZ,代入公式 Xc = 1 / 2Πfc 得 XC1=3.18Ω,XC2=3.18KΩ ...… 查看全部问答> |
|
没想到16个人里会有我!! 还是那句话,我参加这个活动就是为了和厉害的牛人学习东西!不强求会被选上,无论结果怎样我都要把各位大侠的经验和知识学习到!持续关注这个活动,希望各位大侠能够不吝解答我的各种疑问!最后祝我们的论坛越办越好!加 ...… 查看全部问答> |




