半导体设计/制造
返回首页

三星电子宣布量产业界最薄LPDDR5X内存封装,较上代厚度减少约9%

2024-08-06 来源:IT之家

 8 月 6 日消息,三星电子今日宣布启动业界最薄的 LPDDR5X 内存封装量产。该新产品封装高度为 0.65mm,较上代产品的 0.71mm 降低约 9%,耐热性能提升了 21.2%。

产品展示

三星电子本次推出的 LPDDR5X 内存封装基于 12nm 级 LPDDR DRAM,采用了 4 堆栈、每堆栈 2 层的结构设计,提供 12GB、16GB 两种容量版本。

厚度水平

在制造该内存封装的过程中,三星电子优化了 PCB 和环氧树脂模塑料(IT之家注:Epoxy Molding Compound,简称 EMC)技术,并结合了晶圆背面研磨工艺,使其成为最薄的 12GB 及以上容量 LPDDR DRAM 模组。

更低的封装高度,加上更优异的耐热能力,可为移动设备提供更多通风空间,进而提升设备整体的散热效果,最终在高负载的设备端生成式 AI 应用中实现更佳表现。

散热体现

三星电子内存产品规划执行副总裁 Bae YongCheol 表示:

三星的 LPDDR5X DRAM 为高性能设备端 AI 解决方案树立了新标准,不仅提供了卓越的 LPDDR 性能,还在超紧凑封装中实现了先进的热管理。

我们致力于通过与客户的密切合作不断创新,提供满足 LP DRAM 市场未来需求的解决方案。

三星电子计划未来将超薄型 LPDDR DRAM 内存封装扩展到 6 堆栈 24GB、8 堆栈 32GB 的模组上来。


进入半导体设计/制造查看更多内容>>
相关视频
  • 直播回放: Keysight 小探头,大学问,别让探头拖累你的测试结果!

  • 控制系统仿真与CAD

  • MIT 6.622 Power Electronics

  • 直播回放:基于英飞凌AIROC™ CYW20829低功耗蓝牙芯片的无线组网解决方案

  • 直播回放:ADI & WT·世健MCU痛点问题探索季:MCU应用难题全力击破!

  • Soc Design Lab - NYCU 2023

精选电路图
  • 单稳态控制电路设计与分析

  • 永不缺相启动运行的电动机控制电路

  • CCFL的工作原理及电子驱动电路解析

  • 基于M66T旋律发​​生器的电路图解析

  • 一个简单的红外耳机电路

  • 基于CA3193的热电偶放大器电路

    相关电子头条文章