[讨论] FPGA采集VGA接口图像

woaifpga   2015-9-5 20:33 楼主
电脑VGA接口输出模拟RGB信号(分辨率为1920x1080,60HZ),通过高速AD转换器AD9983A转换为RGB[0:7]的24位数字信号,

AD9983A输出的像素时钟频率在150MHZ左右,这么高的频率,FPGA可以实现图像采集吗?

如果可以,是将AD输出的位时钟(CLKOUT)作为FPGA的时钟源?还是使用晶振,利用FPGA的PLL作为时钟源?

求高手解答,感激不尽!!!

  • Untitled.png

回复评论 (11)

没玩过,帮顶,150M的速度理论上应该没问题,clkout是什么鬼
点赞  2015-9-5 21:16
建议晶振连接到FPGA,过FPGA的PLL后在输出给AD9983A
点赞  2015-9-5 21:19
没什么问题
生活就是油盐酱醋再加一点糖,快活就是一天到晚乐呵呵的忙 =================================== 做一个简单的人,踏实而务实,不沉溺幻想,不庸人自扰
点赞  2015-9-5 21:55
养肥 再看
点赞  2015-9-6 10:17
什么用途,感觉电路本来就是数字信号,你为什么不直接从那里拿信号呢?
点赞  2015-9-6 18:06
从信号处理的角度来说,AD和FPGA的采样频率最好是一致,时钟源统一,或者是倍数关系。
点赞  2015-9-6 18:10
速度好高。。。。
分享铸就美好未来。。。
点赞  2015-9-7 13:06
好像现在cyclone4好像比较便宜了,cyclone2/3的因为停产或减产反而有涨价的
采集的话最好用AD出来的时钟,这样时钟和数据是同源的,而且这个频率比较高,FPGA设计时注意做下时钟和输入数据的input_delay约束
点赞  2015-9-11 19:37
引用: alpha0 发表于 2015-9-11 19:37
好像现在cyclone4好像比较便宜了,cyclone2/3的因为停产或减产反而有涨价的
采集的话最好用AD出来的时钟, ...

您的意思是FPGA的时钟用AD输出的CLKOUT吗?不用晶振作为FPGA的时钟吗?
cyclone II支持150MHZ的时钟输入吗?
点赞  2015-9-17 18:54
引用: 飞鸿浩劫 发表于 2015-9-5 21:16
没玩过,帮顶,150M的速度理论上应该没问题,clkout是什么鬼

时钟输出
点赞  2015-9-18 16:49
求大虾知道下吧!!!
点赞  2015-9-29 14:15
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复