历史上的今天
今天是:2025年01月23日(星期四)
2020年01月23日 | 运用示波器和用户可定义的FPGA提高测量质量与速度
2020-01-23 来源:elecfans
示波器的需求急速成长,同时新的研究和测试应用也需要更多、更快、更复杂的讯号。 这会需要更具智能功能的测试设备,才能准确侦测特定的讯号状况并避免空滞时间、在采集期间处理资料以缩短测试时间,或者是快速产生反馈讯号以控制待测装置 (DUT)。 过去十年来,强大 PC 软件和模块化 I/O 的紧密整合,不仅缩短了测试时间,同时也降低了整体测试成本。 软件设计仪器属于全新的产品类别,能够把用户算法扩充至仪器本身,藉此把这个概念提升到新的境界。 这样一来即可设计高度优化的测量系统,进一步实时分析每个样本,避免耗时的后续处理作业。 最后不但能够缩短测试时间,还可以更快地探索科学与研究应用。

1. 什么是软件设计的示波器?
示波器等仪器通常采用多个软件层,有些是用户较容易存取的软件,有些则否。 PC 上的软件可控制测试系统的整体运作,仪器驱动程序可提供示波器的通讯功能,嵌入仪器本身的软件则控制了数据采集和提供给用户的方式。 传统仪器会通过仪器驱动程序提供固定的测量功能;模块化仪器则运用了开放式的 PC 软件和现代 CPU 的处理性能,可以在 PC (而非仪器内部) 执行讯号分析。 这样一来,用户即可迅速定制针对采集到的数据执行数据分析的方式,以此满足个人的特殊需求,例如缩短测试时间或提高测量分辨率。
软件设计仪器进一步运用这个概念,可供用户修改或甚至彻底替换仪器 FPGA 上所执行的嵌入式软件。 因为每个采集到的数据点都可以实时在仪器 FPGA 上完成分析,所以用户可实现定制的实时分析和复杂的触发,并且避免空滞时间 (错失讯号)。 简而言之,软件设计仪器能够让用户存取所有的软件层,从主机 PC 到仪器数据转换器的针脚全都包含在内,进一步实现定制的修改内容,满足特定的应用需求。
下一篇:测量从触发开始
史海拾趣
|
自己写得采集卡驱动,每隔一段时间会蓝屏,我用windbg打开dmp文件,分析内容看不明白,大家帮我看看好吗?先谢谢了 Microsoft (R) Windows Debugger Version 6.11.0001.404 X86 Copyright (c) Microsoft Corporation. All rights reserved. Loading Dump File [C:\\WINNT\\Minidump\\Mini073009-02.dmp] Mini Kernel Dump File: Only registers and stack tra ...… 查看全部问答> |
|
在这里向EEWORLD的论坛好友们推荐一款软件,我曾经学习过一段时间,个人感觉不错。只是我尚未学到家,所以没能很好的运用到我的学习中来。希望感兴趣的和有需要的论坛好友们可以学习学习。下面我粘贴一些Mathcad的大致介绍。 Mathcad是一种工程计 ...… 查看全部问答> |
|
WHEN s0 => DX_red<=\'0\';NB_yellow<=\'0\';DX_green<=\'1\' ; NB_red<=\'1\'; IF clk_1s\'EVENT AND clk_1s=\'1\' THEN &n ...… 查看全部问答> |
|
我按lm567的典型选频电路搭建,5、6脚的电阻电容分别为10k、104,根据给出的中心频率计算公式f=1/(1.1rc)可得f=900hz左右,1、2脚电容我选223和103,理论上是不是应该在输入为900Hz、幅度>25mv时,在8脚有低电平信号输出(已接上拉)。但现实情况是 ...… 查看全部问答> |
|
本人想用quartusII9.0绘制原理图,可按步骤打开后就这样的老是提醒我要安装打印机。绘制不了原理图,求解决方法。我把它卸载了,在安装了,也破解了(用文本方式编辑就可以,不管是verilog还vhdl)。所以按道理是破解了的。可原理图绘制不了。。。 ...… 查看全部问答> |
|
若贝2.0 是世界上最小的国产EDA仿真工具 (只有不到5M),拥有非常现代化的界面,非常简洁的操作模式和可视化与代码设计的融合。简化硬件设计是若贝的宗旨,这款软件可以让用户在15分钟内上手,无需培训。虽然若贝2.0非常的小,但是却拥有了大部分E ...… 查看全部问答> |
|
AVR LED闪烁程序 为什么LED一直亮着 不会闪烁? 软件:ICCAVR Progisp #include #include void delay(void) { unsigned char a,b; for(a=0;a… 查看全部问答> |




