历史上的今天
今天是:2025年01月26日(星期日)
2021年01月26日 | ARM硬件设计一 —— 电源和时钟
2021-01-26 来源:eefocus
电源问题
1.VDDCORE和VDDIO引脚电源
A)VDDCORE和VDDIO引脚电源必须连接到使用退耦电容的干净的直流电源上;退耦电容应尽可能的接近微控制器的VDD和GND引脚;退耦电容典型值是33nF到100nF。
B)除保证复位的延时时间大于两个电源的上升时间外,对电源的时序上没有特殊的要求。
C)值得注意的是在VDDCORE一直给微控制器供电保存内部RAM和寄存器内容时VDDIO供电不能停止,如果这样的话他不是破坏性的,带能导致内部外围设备的输入进入一个不确定的状态。此外,除电流连续状态下的阻性负载外,VDDIO的电流消耗依赖于连接到EBI的I/O线和PIO线切换时的负载电容。这就是说,当CPU处于备用状态时不需要停止VDDIO.
2.VPP引脚
VPP用来提高FLASH的编程和擦除速度。电压范围参见数据手册。VPP引脚可以不连接,为防止意外,可以考虑施加一个已知的电平以防止步必要的动作。
主时钟引脚
1.MCKI引脚
MCKI引脚是微控制器的主时钟输入引脚。此引脚输入一个方波时钟信号。外部时钟的高半周期(tCH)和低半周期(tCL)有一个最小值,见数据手册。AT91X40X系列没有内部振荡器,仅仅连接一个晶振是不可以的。
2.MCKO引脚
MCKO引脚提供一个延时的MCKI引脚的时钟输入信号的镜像以提供系统内的其他设备使用。MCKO驱动能力低,用它来驱动几个TTL负载是不可行的。当使用BGA封装的AT91X40X系列微控制器时,如果这个引脚不使用,强烈建议你将它作为PCB上的测试点。这样用来快速判断微控制器是否有一个正确的时钟。
史海拾趣
|
存活之道 有人形容,目前中国的IC设计产业处在国际竞争的“万山围子”里,存活不易,发展更难。好在“山高自有行客路”,存活和发展之道还是有的,把握得好,这个行业由“弱冠”而“成人”的时间应不会太长。 华为和中兴这两家大企业利用其 ...… 查看全部问答> |
|
前言 FPGA(现场可编程门阵列)是由掩膜可编程门阵列和PLD(可编程逻辑器件)演变而来的,并将二者的特性结合在一起,使FPGA既有掩膜可编程门阵列的高逻辑密度和通用性,又有PLD的可编程特性。FPAG技术的发展使得单个芯片上集成的逻辑门数越来越多 ...… 查看全部问答> |
|
代码如下,我通过亮灯显示执行情况,发现我执行休眠时,在设置内存自刷新后,就直接跑飞了。不知道为何? ; 7. Go to Power-Off Mode ldr r0, =vMISCCR ; hit the TLB ldr r0, [r0] ldr r0, =vCLKCON ldr r0, [r0] ...… 查看全部问答> |
|
新手求教Serdes的Deterministic Latency模式 pattern信号与0xBC对不齐 数据检测出错 如题,本人正在使用Cyclone IV GX EP4CGX75CF23,现在在调试serdes的时候遇到了大问题,还请知道的好心朋友帮指导指导,先提前谢过了! Serdes使用的Deterministic Latency模式做收发器,现发现接收到的rx_patterndetect信号有时候与0xBC对不齐, ...… 查看全部问答> |
|
提到TI,不得不说,缘分还真近,听我从头说起。 其实我的专业是网络工程,这个专业其实与电类专业没啥交集,能有点关系的就是计算机体系结构的基础课程—数字电路与逻辑设计,稍微讲了讲常用数字器件与非门什么的。然而,在内心深处 ...… 查看全部问答> |




