Microchip 推出下一代低噪声芯片级原子钟 SA65-LN 可为电池供电设备提供混频功能
2025-02-05 来源:EEWORLD
Microchip 推出下一代低噪声芯片级原子钟 SA65-LN 外形高度小于 ½ 英寸,可为电池供电设备提供混频功能
在对尺寸、重量和功耗(SWaP)有严格限制的航空航天和防务应用中,开发人员需要超洁净的计时设备。芯片级原子钟 (CSAC)是这些系统的重要基准,可在传统原子钟体积过大或功耗过高以及其他卫星基准可能受到影响的情况下,提供必要的精确而稳定的计时。Microchip Technology Inc.(微芯科技公司)今日宣布推出第二代低噪声芯片级原子钟(LN-CSAC),型号为 SA65-LN,具有更低的外形高度和更宽的工作温度范围,可在苛刻的条件下实现低相位噪声和原子钟稳定性。
Microchip 自主开发了真空微型晶体振荡器 (EMXO)技术,并将其集成到CSAC中,使SA65-LN型号外形高度降低到 ½ 英寸以下,同时功耗保持在 < 295 mW。新设计具有体积小、功耗低和精度高等优点,是移动雷达、拆卸式无线电、拆卸式简易爆炸装置干扰系统等航空航天和防务关键任务应用,以及自主传感器网络和无人驾驶车辆应用的最佳选择。这款新型LN-CSAC 的工作温度范围更广(-40°C至 +80°C),可在极端条件下保持频率和相位稳定性,从而提高可靠性。
Microchip负责频率和时间系统业务部的副总裁Randy Brudzinski 表示:“我们的新一代 LN-CSAC 以极其紧凑的外形提供了卓越的稳定性和精确度,是频率技术的一大进步。该器件使客户能够获得卓越的信号清晰度和原子级精度,同时还能降低设计复杂性和功耗。”
LN-CSAC将晶体振荡器和原子钟的优点集合于同一个紧凑型器件中。EMXO在 10 Hz 时的低相位噪声 < -120 dBc/Hz,在1秒平均时间内的阿伦偏差 (ADEV)稳定性 < 1E-11。原子钟的初始精度为 ±0.5 ppb,低频漂移性能 < 0.9 ppb/月,温度引起的最大误差 < ±0.3 ppb。与采用两个振荡器的设计相比,LN-CSAC 可节省电路板空间、设计时间和总功耗。
LN-CSAC的晶体信号纯度和低相位噪声可确保高质量的信号完整性,这对混频至关重要。原子级精度允许更长的校准间隔,这有助于延长任务持续时间,并有助于降低维护要求。
Microchip的航空航天和防务产品专为满足相关市场的严格要求而设计,具有高可靠性、高精确性和高耐用性。公司解决方案包括单片机 (MCU)、微处理器 (MPU)、FPGA、电源管理、存储器、安全和定时器件,可确保在航空电子设备、雷达系统和安全通信等关键任务应用中实现最佳性能。如需了解更多信息,请访问Microchip 航空航天与防务解决方案网页。
开发工具
LN-CSAC SA65由 Microchip 的图形用户接口 (GUI)Clockstudio™ 软件工具提供支持,可帮助开发人员在时钟功能之间切换,并绘制工作参数。此外,还提供 LN-CSAC 开发工具包。
供货与定价
LN-CSAC SA65 现已开始批量供货。如需了解更多信息或购买,请联系Microchip销售代表、全球授权分销商或访问 Microchip采购和客户服务网站microchipdirect.com。
资源
可通过Flickr或联系编辑获取高分辨率图片(欢迎自由发布):
· 应用图片:

- Microchip推出全新BZPACK mSiC®功率模块,专为恶劣环境下高要求应用而设计
- Mythic®选用Microchip旗下冠捷半导体(SST®)的memBrain™技术
- Microchip推出LX4580高集成度24通道混合信号IC,专为航空与防务执行系统设计
- Microchip Technology与现代汽车集团合作探索适用于未来车载连接的10BASE-T1S单对以太网技术
- Microchip 推出生产就绪型全栈边缘 AI 解决方案,赋能MCU和MPU实现 智能实时决策
- Microchip Technology与现代合作 探索先进车载网络解决方案
- Microchip推出全新电源模块,提升AI数据中心功率密度与能效
- Microchip扩展maXTouch® M1触摸屏控制器系列 以覆盖更广泛的显示屏尺寸
- Microchip推出PIC32CM PL10 MCU系列,进一步扩展其 Arm@ Cortex@-M0+产品组合
- Microchip扩展maXTouch@ M1触摸屏控制器系列,实现更广泛的屏幕尺寸覆盖
- 嵌入式的风向变了:2026纽伦堡嵌入式展透露这些趋势
- 高通确认不在GDC 2026发布新款骁龙G系列掌机处理器SoC
- 行业评论 从工具到平台:如何化解跨架构时代的工程开发和管理难题
- 阿里达摩院发布玄铁C950,打破全球RISC-V CPU性能纪录
- 面向嵌入式部署的神经网络优化:模型压缩深度解析
- Mujoco中添加Apriltag标签并实现相机识别教程
- 摩尔线程MTT S5000全面适配Qwen3.5三款新模型
- 英飞凌与宝马集团携手合作,基于Neue Klasse架构塑造软件定义汽车的未来
- 物理AI仿真新突破:摩尔线程与五一视界共建全栈国产化生态
- 爆火的OpenClaw! 告别云端,米尔RK3576开发板本地部署
- Altera 与 Arm 深化合作,共筑 AI 数据中心高效可编程新方案
- 莱迪思加入英伟达 Halos生态系统,通过Holoscan传感器桥接技术提升物理人工智能安全性
- 芯科科技闪耀2026嵌入式世界展 以Connected Intelligence赋能,构建边缘智能网联新生态
- 边缘计算主机盒选购指南:五大核心指标解析
- Arm AGI CPU 更多细节:台积电 3nm 制程、Neoverse V3 微架构
- Arm AGI CPU 重磅发布:构筑代理式 AI 云时代的芯片基石
- Arm 拓展其计算平台矩阵,首次跨足芯片产品
- 阿里达摩院发布RISC-V CPU玄铁C950,首次原生支持千亿参数大模型
- 边缘 AI 加速的 Arm® Cortex® ‑M0+ MCU 如何为电子产品注入更强智能




