时域测试技术综合实验
共12课时 3小时45分55秒秒
简介
本课程面向全日制专业学位研究生,以工程应用为重心,以“测控技术与嵌入式系统研究生实践平台”为依托,以时域测试技术为背景,通过软、硬件的综合训练,让学生掌握以需求为驱动、以通用硬件为基础、以代码设计为手段的实现技术。主要内容包括了解时域测试的基本概念,理解数据采集原理和方法,学习并掌握 DSP 程序设计和 FPGA 逻辑设计的技能,了解相关硬件芯片的特性和控制方法,并通过 DSP 和 FPGA 来控制模拟通道、ADC、键盘、LCD、接口等硬件,实现时域测试系统的各种功能。
袁渊 电子科技大学 高级工程师
主要研究方向:计算机测控技术、虚拟仪器技术、嵌入式系统、网络化测试技术。承担过国家级教改项目1项,获得国家级教学成果二等奖2项,参与完成国家级精品课程1项,主编并正式出版教材1本,发表论文10余篇。主讲课程有:数字逻辑设计与应用、计算机网络、虚拟仪器、时域测试技术综合实验等。
主要研究方向:计算机测控技术、虚拟仪器技术、嵌入式系统、网络化测试技术。承担过国家级教改项目1项,获得国家级教学成果二等奖2项,参与完成国家级精品课程1项,主编并正式出版教材1本,发表论文10余篇。主讲课程有:数字逻辑设计与应用、计算机网络、虚拟仪器、时域测试技术综合实验等。
章节
- 课时1:概述(邱渡裕) (21分0秒)
- 课时2:DSP开发工具的使用(邱渡裕) (16分37秒)
- 课时3:信号调理通道实验(邱渡裕) (37分19秒)
- 课时4:基于FPGA的地址译码实验(曾浩) (26分4秒)
- 课时5:ADC采样与数据存储-1(黄武煌) (14分24秒)
- 课时6:ADC采样与数据存储-2(黄武煌) (23分6秒)
- 课时7:ADC采样与数据存储-3(黄武煌) (7分17秒)
- 课时8:时域波形的参数测量(张沁川) (16分2秒)
- 课时9:基于FPGA的数字示波器触发模块设计(蒋俊) (14分45秒)
- 课时10:界面及波形显示实验(杨扩军) (18分41秒)
- 课时11:基于FPGA的高精度频率计设计(郭连平) (16分45秒)
- 课时12:虚拟仪器网络通讯实验(袁渊) (13分55秒)
猜你喜欢
热门下载
热门帖子