一篇文章带您玩转T113的ARM+RISC-V+DSP三核异构!-米尔电子
2025-03-20 来源:EEWORLD
近年来,随着半导体产业的快速发展和技术的不断迭代,物联网设备种类繁多(如智能家居、工业传感器),对算力、功耗、实时性要求差异大,单一架构无法满足所有需求。因此米尔推出MYD-YT113i开发板(基于全志T113-i)来应对这一市场需求。

米尔基于全志T113-i核心板及开发板
一、 T113-i芯片及OpenAMP简介
o T113-i芯片简介
T113-i由两颗ARM A7 、一颗C906(RISC-V)和一颗DSP(HIFI 4)组成。
· C906(RISC-V核)特性:
1. 主频最高1008MHz
2. 32KB I-cache+32 KB D-cache
3. 操作系统支持裸跑和FreeRTOS实时操作系统
4. 支持少量数据核间通讯(RPMsg)和大量核间数据(RPBuf)
· DSP(HIFI 4)特性:
1. 最高主频600MHz
2. 32KB L1 I-cache+32 KB L1 D-cache 64KB I-ram+64KB D-ram
3. 操作系统支持裸跑和FreeRTOS实时操作系统
4. 支持少量数据核间通讯(RPMsg)和大量核间数据(RPBuf)
o OpenAMP系统原理
T113-i=2×ARM A7 + 1×C906(RISC-V) + 1×DSP(HIFI 4)组成,其中两个A7核为主核心,C906(RISC-V核)和DSP为双副核心。而其中的RISC-V属于超高能效副核心,标配内存管理单元,可运行RTOS或裸机程序,T113的主核运行Linux进行人机界面的交互和应用流程,而RISC-V则是后台可进行大数据数据采集,或者相关编码器的控制等,降低主核被中断的次数,大大提供了主核的运行效率。每个处理器核心相互隔离,拥有属于自己的内存,既可各自独立运行不同的任务,又可多个核心之间进行核间通信,这些不同架构的核心以及他们上面所运行的软件组合在一起,就成了 AMP 系统(Asymmetric Multiprocessing System 异构多处理系统)即非对称多处理架构。

二、 AMP系统通信机制详解
o AMP通信原理
由于两个核心存在的目的是协同的处理,因此在异构多处理系统中往往会形成Master-Remote结构。主核心启动后启动从核心。当两个核心上的系统都启动完成后,他们之间就通过IPC(Inter Processor Communication)方式进行通信,而 RPMsg就是IPC中的一种。
在AMP系统中,两个核心通过共享内存的方式进行通信。两个核心通过AMP中断来传递讯息。内存的管理由主核负责。
o 使用 RPMsg进行核间通信
RPMsg整体通讯框架
上面介绍了通讯原理,这里讲解如何通讯,AMP使用RPMsg框架进行通讯,该框架用于AMP场景下处理器之间进行相互通信。OpenAMP内部实现了可用于RTOS或裸机系统中的RPMsg框架,与Linux内核的RPMsg框架兼容。

其通信链路建立流程如下:
1. RTOS 端调用 rpmsg_create_ept 创建指定 name 的端点。
2. Linux 端 rpmsg core 层收到端点创建消息,调用 rpmsg_register_device 将其作为一个设备注册到 rpmsg bus。
3. Linux 端 rpmsg bus 匹配到相应的驱动,触发其 probe 函数。
4. Linux 端驱动 probe 函数完成一些资源的分配以及文件节点的生成。
5. Linux 端驱动的 probe 函数调用完后,rpmsg bus 会回复一个 ACK。
6. RTOS 端收到 ACK 后设置端点的状态,此时使用 is_rpmsg_ept_ready 函数会返回 true。
RPMsg数据传输流程如下:
下面展示一次RPMsg数据传输的通信过程,下面详细说明:

1. arm端把数据拷贝到buffer中,在初始化时已经将buffer和payload memory地址绑定,因此数据拷贝后相当于存放到了payloadmemory中。
2. 在消息传输命令后加上数据在payload memory中的起始地址和长度,组成数据包,调用RPMsg接口发送。
RPBuf:基于共享内存和RPMsg消息通知,实现传输大数据传输的框架。
RPMsg:基于VirtIO管理的共享内存,实现数据传输的框架。
VirtIO:原本是一套用在虚拟化环境中传输数据的框架,这里用作共享内存(VRING)的管理。
OpenAMP:OpenAMP框架为RTOS、裸机和Linux用户空间提供了RPMsg、VirtIO、re-moteproc(未列出)的实现,并且与Linux内核兼容。
Msgbox:是全志平台提供的一套消息中断机制,已通过linux内核中原生的mailbox框架作适配。
MSGBOX_IRO_REG:Msgbox的中断相关寄存器。
buffer:表示申请到的共享内存。用户通过操作buffer对象,可直接访问对应的共享内存。payload memory:用来存放实际传输数据的共享内存,因此称为payload(有效负载)。VRING:由Virtl0管理的一个环形共享内存。
三、 案例与性能测试
o A核与RISC-V核通讯流程
A核与RISC-V核通讯流程如下:

1. 首先监听端点

2. 创建端点

3. 节点通讯
linux向riscv发送


4. riscv接收数据
o A核与RISC-V核数据传输性能测试
A核与RISC-V核数据传输性能测试,使用rpmsg_test命令对rpmsg进行性能测试,测试发送方向和接收方向各自的耗时以及速率。
1. 主核测试结果:

2. 从核测试结果:

3. 通过输出的结果可以得到:
[rpmsg1] send: 496.000000Kb 20.000000ms 24.799999M/s
[rpmsg1] receive : 496.000000Kb 9980.000000ms 0.049699Mb/s
发送496KB数据耗时20ms发送速率为24.79Mb/s
接收496KB数据耗时9980ms发送速率为0.049699Mb/s
o DSP GPADC采集测试
采集流程如下:

1. 开启DSP

2. DSP核打印

3. 开启DSP后,把GPADC0引脚接入1.8V电源,此时用户可以执行A核应用程序与DSP进行通讯,使DSP进行GPADC采集并返回数据

可以看到GPADC0收的电压数据为1792,转换为电压值为:1792/1000=1.792V。

- 基于ExecuTorch与Arm SME2的端侧机器学习推理加速
- 深入解析Arm Neoverse计算平台的技术架构与性能优势
- 端侧AI爆发催生芯片设计新范式,Arm技术授权订阅模式为产业铺就“快车道”
- Arm 执行副总裁:尚未向合作伙伴提供适用于 Windows 操作系统的 GPU
- Arm 赋能机器人:产品落地的底层技术
- 行业评论 从工具到平台:如何化解跨架构时代的工程开发和管理难题
- Arm Flexible Access 扩容升级,赋能更多企业加速芯片开发
- Microchip推出PIC32CM PL10 MCU系列,进一步扩展其 Arm@ Cortex@-M0+产品组合
- 云开发者正加速向 Arm 架构迁移:构建面向 AI 时代的未来基础设施
- Arm 计算平台加持,联想车计算推动 L4 级自动驾驶出租车规模化落地
- 嵌入式的风向变了:2026纽伦堡嵌入式展透露这些趋势
- 高通确认不在GDC 2026发布新款骁龙G系列掌机处理器SoC
- 行业评论 从工具到平台:如何化解跨架构时代的工程开发和管理难题
- 面向嵌入式部署的神经网络优化:模型压缩深度解析
- 摩尔线程MTT S5000全面适配Qwen3.5三款新模型
- Mujoco中添加Apriltag标签并实现相机识别教程
- 英飞凌与宝马集团携手合作,基于Neue Klasse架构塑造软件定义汽车的未来
- 阿里达摩院发布玄铁C950,打破全球RISC-V CPU性能纪录
- 物理AI仿真新突破:摩尔线程与五一视界共建全栈国产化生态
- 爆火的OpenClaw! 告别云端,米尔RK3576开发板本地部署
- 边缘计算主机盒选购指南:五大核心指标解析
- Arm AGI CPU 更多细节:台积电 3nm 制程、Neoverse V3 微架构
- Arm AGI CPU 重磅发布:构筑代理式 AI 云时代的芯片基石
- Arm 拓展其计算平台矩阵,首次跨足芯片产品
- 阿里达摩院发布RISC-V CPU玄铁C950,首次原生支持千亿参数大模型
- 边缘 AI 加速的 Arm® Cortex® ‑M0+ MCU 如何为电子产品注入更强智能
- 阿里达摩院发布玄铁C950,打破全球RISC-V CPU性能纪录
- VPU中的“六边形战士”:安谋科技Arm China发布“玲珑”V560/V760 VPU IP
- 利用锚定可信平台模块(TPM)的FPGA构建人形机器人安全




