采用低功耗28-nm FPGA降低系统总成本
智能引脚布局提高了可布线能力,缩短了调试时间CycloneVFPGA以最低的开发成本提供最好的信号完整性。采用了常规棋盘式电源和地模式,简化了布板。此外,器件左侧是常规的收发器布局,并进行重复,而接收器总是在外部,从而实现了最佳信号完整性。还尽量远离收发器放置存储器I/O引脚,相对于收发器进行屏蔽。Altera的方法是,首先通过避免引脚布局问题,减少在耗时的调试过程上的投入。Altera系统设计工具降低了总体拥有成本Altera的集成设计环境,包括Quartus