本课程为精品课,您可以登录eeworld继续观看: Verilog HDL的任务与函数继续观看 课时1:ModelSim仿真工具与Quartus II开发工具的基本操作 课时2:Verilog HDL的简要介绍 课时3:Verilog HDL的数据对象 课时4:Verilog HDL操作符 课时5:Verilog HDL的并行语句 课时6:Verilog HDL的顺序语句 课时7:Verilog HDL的自定义原语(UDP) 课时8:Verilog HDL的任务与函数 课时9:Verilog HDL的其它语法知识 课时10:Verilog HDL的测试平台编写 课时11:Verilog HDL设计规范 课时12:Verilog HDL基本组合电路建模 课时13:Verilog HDL的基本时序电路建模 课时14:信道加密与解密 课时15:CRC编码 课时16:数字钟设计 课时17:HDB3编码与译码 课时18:SPI 数据通信 课时19:UART 数据通信 课时20:交通灯控制器建模 课时21:基于Qsys的第一个Nios II 系统 课时22:PIO核的应用系统 课时23:UART核的应用 课时24:Interval Timer核的应用 课时25:SPI核的应用 课时26:基于Qsys的自定义外设与指令 课程介绍共计26课时,8小时2秒 Verilog HDL设计与实战 《Verilog HDL设计与实战》分为四个部分:ModelSim仿真工具与QuartusⅡ开发工具的基本操作、VerilogHDL的语法介绍、FPGA实例设计和基于Qsys的NiosⅡ实例设计。首先介绍QuartusII的基本操作,包括工程的新建、代码的编辑、原理图的设计、VerilogHDL的代码设计、基于QuartusⅡ和ModelSim的波形仿真及FPGA配置文件的下载等与FPGA设计有关的基本操作。之后配合VerilogHDL程序实例以VerilogHDL知识点的方式逐个介绍它的基本语法。然后,以实例为切入点,从简单到复杂,介绍组合电路的建模、时序电路的建模和综合实例的设计。 上传者:老白菜 正在载入数据,请稍等... 猜你喜欢 FanySkill安装使用说明 For Allegro 16.617.2版本 基于树莓派如何开发机器人 交流和直流之争 直播回放: TI 伺服驱动器中电流和电压测量解决方案 功率半导体器件 FPGA软件硬件协同设计 MPLAB® ICD 3的使用演示 高频电子线路 热门下载 PyTorch神经网络实战:移动端图像处理 (丛晓峰 彭程威 章军) 基于单片机的媒体访问控制协议 hspice电路模拟软件的使用文档 FDTD 1-d C++ sourece 用c语言编的确bp算法小程序,比网络上的好,而且有说明. 3D接插件库:USB-MicroUSB-B-SMT 用NE5532做的话筒放大器电路图 LM317实用恒流充电器 大学生涯规划书 McgsPro与汇川H3U串口通讯驱动 热门帖子 如何在DM8168的dsp中运行自己的算法? 平台:dm8168,sdk:dvrrdk4.0想在DM8168的dsp中运行自己的算法,通过A8端传数据到dsp,dsp运行后再传回A8端,请问这个怎么来实现?请问有没有这方面简单框架的demo,类似一个helloworld的demo可以做参考的?谢谢!\0\0\0eeworldpostqq如何在DM8168的dsp中运行自己的算法?目前的DVRRDK里面没有A8-DSP-A8这样的例子,只有M3-DSP-M3的例子(ScdAlgLink)。原理是一样的,你可以参考。 David 定义枚举类型时,内容不能用not,xor等已有保留字吗? 我定义一个数组,typestateis(inc,dec,add,not,load);语法检查提示:ERROR:syntaxerrornearnot(VHDL-1261)把not去掉后,就正确了!!这是为什么呢??定义枚举类型时,内容不能用not,xor等已有保留字吗?不懂VHDL,不过绝大多数语言都是不支持使用关键字和保留字做变量名使用的 pinggougou 【LPC54100】+LPC-LINK更新教程以及一些开发资料 由于本人习惯用KEIL所以得把LPC_LINK跟新成CMSISI-DAP才能方便后期调试。由于以前没怎么搞过这个所以搞得头大啊,所以写些东西希望以后的孩子可以轻松点。1、首先在官网上下载LCT这个工具。2、打开LPCLink-Config-Tool,将开发板的JP5(Link-DFU)的跳线用跳帽短接,插入USB,可以看到板子的D2一闪一闪的。可以通过sw1\\sw2控制灯的闪烁频率以及灯光颜色。这个LED挺好的多色滴,不过晚上搞看着板子晃得眼睛花了都。注 908508455a vxworks与simulink实时仿真,如何加载模型.lo?(急求) rtw编译后生成.lo模型,各位大侠如何load模型.lo啊?用loadModule载入总是报未定义符号类型……,有参考文献指出要启动rt_main()函数,手动在shell里面可以用sp启动进行实时仿真,但是想实现自动链编启动却不行,也进行了rt_main的外部声明,但是不能找到,是不是声明的过程中还要加载什么组件?请各位大侠帮忙了,在此谢谢!vxworks与simulink实时仿真,如何加载模型.lo?(急求)在线等啊。。。。加分啊。。。。劳烦各位帮个忙关注。。。。。。。。。。高 andyye1630 TI RS-485 十大设计技巧 转自deyisupport在TI经常遇到这样的问题:在使用RS-485进行设计时,是否有一些技巧或诀窍需要掌握?为此,我们总结了使用RS-485时需要记住的一系列综合而全面的重要准则。如何应用……1)使用图A确定最大线缆长度2)使用Zo=120Ω或100Ω的双绞线线缆3)使用菊花链连接总线节点4)端接RT1=Z0的线缆一端在另一端应用故障保护偏置端接该端5)您可在相同的总线上运行 maylove 请帮忙推荐一个PIC单片机 之前用过PIC16系列16PIN的单片机,现在做一个新项目,要用到28PIN的单片机,请高手指点,要求:1.PIC16系列,28PIN,2.10位AD,最多用3个,3.EEPROM不用,4.价格在5RMB以下,方便采购请帮忙推荐一个PIC单片机既然用过,直接找代理商不就行了,没有用过PIC的东西。去官网上找就行了,先选几种满足性能要求的,去淘宝询个价PIC16系列28pin的8位单片机应该好找,但是5元以下恐怕做不到。可以试试16LF1903,1906。看来大虾都在潜水! opal11 网友正在看 Greedy Heuristics for Buying Back Licenses Pt 2 常见面试题_宏定义 控制系统计算机辅助设计方法概述 重新规划SRAM1~SRAM4的分配 强化学习基础 语法篇_Verilog简介 unix操作系统基础05 OneOS Shell命令的使用