利用FPGA运放将输入信号整形成一个占空比为50%的方波
最近做了一个频率计程序,计数输入信号,结果通过示波器发现信号源不是标准方波导致计数值不准确,怎么利用FPGA运放将输入信号整形成一个占空比为50%的方波,请高手指导一下,谢谢!利用FPGA运放将输入信号整形成一个占空比为50%的方波FPGA?大材小用了吧?测量频率,不必整形成占空比50%的方波,只要波形不至于影响计数即可。比较器分频器计数器频率计,不是方波测不准,是不是测周期方式?将输入信号通过一个边沿触发器做2分频就可以得到方波了,只要测高电平时间就是输入信号的周期。
就是