本课程为精品课,您可以登录eeworld继续观看: CPU与内存的连接继续观看 课时1:课程介绍 课时2:学习步骤和参考用书 课时3:为什么要学习计算机体系结构 课时4:计算机的发展历史 课时5:位值计数法 课时6:二进制与8421码 课时7:二进制和十进制的对比 课时8:二进制的加法运算 课时9:计算机中常见的单位 课时10:32位和64位寻址空间 课时11:计算机如何存储二进制 课时12:计算机的码表 课时13:Unicode编码 课时14:二进制表示图片 课时15:二进制表示彩色和灰白图片 课时16:声音信号的存储 课时17:视频的二进制表示 课时18:逻辑门电路 课时19:digital软件配置 课时20:与门的搭建 课时21:常见问题和软件小bug 课时22:或门的搭建 课时23:非门电路的搭建 课时24:异或门的电路搭建 课时25:常见的逻辑门电路符号 课时26:任意逻辑电路都可以通过与或非电路实现 课时27:4个基础门电路的原理图 课时28:基础门电路pcb的制作 课时29:ALU概念入门 课时30:半加器的电路搭建 课时31:全加器电路的搭建 课时32:8位的加法器电路搭建 课时33:8位加法器的实现 课时34:上拉电阻和下拉电阻 课时35:计算机的溢出 课时36:计算机的补码表示 课时37:减法电路通过补码加法来实现 课时38:乘除法电路的实现 课时39:Verilog和fpga 课时40:逻辑运算电路 课时41:计算器和计算机的区别 课时42:用电去存储电信号 课时43:锁存器 课时44:带边缘触发的锁存器 课时45:8位寄存器的抽象 课时46:输出使能开关 课时47:系统自带的驱动器 课时48:寄存器输入和输出线路的计算 课时49:并行转串行的原理 课时50:构建一个内存单元格 课时51:构建一个矩阵内存 课时52:实际内存的结构 课时53:计算机系统的核心组件 课时54:构建一个8位的寄存器 课时55:构建一个4位的寄存器 课时56:ALU加法器 课时57:CPU内部原理图ALU部分 课时58:内部数据总线的绘制 课时59:CPU内部结构的完成 课时60:计算机概念梳理 课时61:汇编语言和指令集 课时62:内存模块的使用 课时63:CPU与内存的连接 课时64:手动版本CPU的搭建完成 课时65:手动执行第一条机器指令load_A 课时66:手动完成3加5的流程 课时67:c代码执行的解释 课时68:显存工作原理 课时69:把控制引脚接线接出 课时70:控制器的实现原理 课时71:CPU控制单元的绘制 课时72:LOAD_A指令的自动执行 课时73:load_B指令的自动执行 课时74:ADD指令的自动执行 课时75:完整的计算机系统 课时76:后门和漏洞 课时77:光刻工艺 课时78:流水线技术 课时79:高级CPU技术 课时80:软硬件生态系统 课时81:编程语言发展 课程介绍共计81课时,12小时16分3秒 自己动手做计算机 自己动手做一台计算机,实现自己的CPU,内存数据总线,汇编语言和编译器 上传者:Lemontree 正在载入数据,请稍等... 猜你喜欢 戴手套触摸,为真正潇洒! Cypress TrueTouch Gen4 触摸屏控制器 TPS61178 20V、10A全集成升压变换器 电机控制之电压与电流采样方案 Loop Compensation of a Discontinuous Flyback 如何将你的Arduino项目缩小成一个芯片 ADI在线研讨会:PCB(印制电路板)布局布线指南 电源设计小贴士36:使用高压 LED 提高灯泡效率 直播回放: 贝能国际推出基于英飞凌技术的毫米波雷达模组,完美解决PIR市场痛点 热门下载 PyTorch神经网络实战:移动端图像处理 (丛晓峰 彭程威 章军) 基于单片机的媒体访问控制协议 hspice电路模拟软件的使用文档 FDTD 1-d C++ sourece 用c语言编的确bp算法小程序,比网络上的好,而且有说明. 3D接插件库:USB-MicroUSB-B-SMT 用NE5532做的话筒放大器电路图 LM317实用恒流充电器 大学生涯规划书 McgsPro与汇川H3U串口通讯驱动 热门帖子 谁有IAR for MSP430 5.6或者6.1的版本 如图,IAR官网只有6.2的版本,找了各种方法都无法破解。谁有5.6或者6.1的版本以及其破解方法,能否发我一份。邮箱784514092@qq.com。万分感谢谁有IARforMSP4305.6或者6.1的版本http://bbs.eeworld.com.cn/thread-448404-1-1.html heedle 开关电源原理图精讲 开关电源原理图精讲开关电源原理图精讲下来看看谢了收下谢谢!!个人觉得资料非常全面.但是单个的图解讲得不是很精资料非常全面不错的东西,学习下不错谢谢竞赛之前抱抱佛脚,希望有用,谢谢分享~看看了太好了,正在学习呢!!!学习一下学习了。。。高级FPGA设计工作职责:负责数据通信产品逻辑算法,协议,接口,控制逻辑的研发,调试,验证。职位要求:1、熟练应用VHDL或者VerilogHDL语言及常用EDA工具;2、能准确掌握FPGA设计需求,进行架构设计并 dongguanze RS485使能端接法 大家帮我看看我这个RS485接线图的使能端引出来的引脚应该接TXD还是RXD比较合理?RS485使能端接法没有单独引入一个I/O控制吗?用RXD控制RXD的使能,好比揪着自己的头发想飞天,不可能合理。pleasemissme发表于2014-7-1418:05没有单独引入一个I/O控制吗? 我想节省一个引脚,代码也方便点仙猫发表于2014-7-1418:15用RXD控制RXD的使能,好比揪着自己的头发想飞天,不可能合理。 那是TXD吗?如 面纱如雾 MSP430g2553时钟设置 请教各位大哥,MSP430G2553的内部时钟是怎么回事,内部的DCOCLK,有没有详细点的说明啊。还有这块板子怎样才能把P2.6\\P2.7口接的晶振起振。我接的是8M。MSP430g2553时钟设置一般应用DCO就行了吧?为什么要用外接晶振呢?给你个论坛的教程参考写的很不错哦 回复楼主LG676562的帖子有用,先来看看P2.6\\P2.7之间接的是ACLK的时钟源,典型值是32768Hz的手表晶振,怎么能接8MHz的晶振呢???并且LaunchPad不支持 LG676562 有偿紧急求助加工 本人PCB白痴一枚,现求下面电路设计(求详细所需电子原件,总价格),并急需加工代理商。C:\\DocumentsandSettings\\Administrator\\桌面\\王建有偿紧急求助加工这么着急,帮忙扩散~~~~~~~~~~~~~就一个草图,没法确定知道你的需求,你应该进一步用文字详细描述你的需求,这样才能得到帮助啊。看不清你需要什么。。。。路由两边都是12V,看不懂qwqwqw2088发表于2014-9-915:28路由两边都是12V,看不懂 -EVE- 关于altera SoC中dts的一些认识 来源于QQ群:AlteraSoC讨论群261940748问题:绿色的两个文件怎么生成的file:///C:\\Users\\leo\\Documents\\TencentFiles\\36886052\\Image\\Group\\Image1\\GQEWC}A$23KUQ76F`9{J5NG.png卢为选的回答:这两个文件是官方依据芯片和不同软件版本,所提供的。尽量不要手动修改xml文件,而是修改dts文件,因为dts文件是有统一的语法标准和节 chenzhufly 网友正在看 0401 Creating a main script T-S模糊控制系统(二) 1. 线性矩阵不等式 particle swarm optimization(十九) TI-RSLK 模块 5 - 电池和电压 按键中断实验 WEBENCH Visualizer设计工具 状态方程的LT分析 ADI - 电化学气体检测平台