本课程为精品课,您可以登录eeworld继续观看: 入门练习2说明继续观看 课时1:课程介绍 课时2:Questasim软件安装 课时3:QuartusII软件安装 课时4:GVIM安装及使用 课时5:第一个上板例程 课时6:Quartus使用练习1说明 课时7:QuartusⅡ使用练习1答案 课时8:verilog代码详细讲解 课时9:入门练习1说明 课时10:入门练习1答案 课时11:入门练习2说明 课时12:入门练习2答案 课时13:入门练习3说明 课时14:入门练习3答案 课时15:入门练习4说明 课时16:入门练习4答案 课时17:modelsim用法 课时18:modelsim波形观看方法 课时19:modelsim初级练习1说明 课时20:modelsim初级练习1答案 课时21:modelsim初级练习2说明 课时22:modelsim初级练习2答案 课时23:modelsim初级练习3说明 课时24:modelsim初级练习3答案 课时25:modelsim一级练习1说明 课时26:modelsim一级练习1答案 课时27:modelsim一级练习2说明 课时28:modelsim一级练习2答案 课时29:verilog快速掌握-程序设计 课时30:verilog快速掌握之模块例化 课时31:verilog快速掌握之运算符 课时32:verilog快速掌握之模块设计说明 课时33:verilog快速掌握之模块设计答案 课时34:verilog快速掌握之复杂模块设计说明 课时35:verilog快速掌握之复杂模块设计答案 课时36:verilog快速掌握练习1说明 课时37:verilog快速掌握练习2说明 课时38:verilog快速掌握练习3说明 课时39:verilog快速掌握练习4说明 课时40:verilog快速掌握练习5说明 课时41:模块设计模板 课时42:测试文件编写技巧 课时43:测试文件模板 课时44:测试文件编写练习1说明 课时45:测试文件编写练习1答案 课时46:包文的概念 课时47:测试文件编写练习2说明 课时48:测试文件编写练习2答案 课时49:测试文件编写练习3说明 课时50:测试文件编写练习3答案 课时51:测试文件编写练习4说明 课时52:测试文件编写练习4答案 课时53:测试文件编写练习5说明 课时54:测试文件编写练习5答案 课时55:明德扬规范 课时56:一个always只设计一个信号 课时57:时钟复位设计规范 课时58:组合逻辑补全条件 课时59:always练习1说明 课时60:always练习1答案 课时61:明德扬模板汇总 课时62:GVIM的使用2 课时63:signaltapII使用 课时64:波形对比方法 课时65:计数器的使用 课时66:计数器练习1说明 课时67:计数器练习1答案 课时68:计数器练习2说明 课时69:计数器练习2答案 课时70:计数器练习3说明 课时71:计数器练习3答案 课时72:计数器练习4说明 课时73:计数器练习4答案 课时74:计数器练习5说明 课时75:计数器练习5答案 课时76:计数器练习6说明 课时77:计数器练习6答案 课时78:计数器练习7说明 课时79:计数器练习7答案 课时80:状态机设计原则 课时81:状态机练习1说明 课时82:状态机练习1答案 课时83:波形对比方法 课时84:状态机练习2说明 课时85:状态机练习2答案 课时86:状态机练习3说明 课时87:状态机练习3答案 课时88:状态机练习4说明 课时89:状态机练习4答案 课时90:状态机练习5说明 课时91:状态机练习5答案 课时92:FPGA时序原理 课时93:用quartus分析时序 课时94:FPGA时序练习1说明 课时95:为什么要进行流水线 课时96:流水线练习1说明 课时97:流水线练习1答案 课时98:流水线练习2说明 课时99:流水线练习2答案 课时100:流水线练习3说明 课时101:流水线练习3答案 课时102:流水线练习4说明 课时103:流水线练习4答案 课时104:流水线练习5说明 课时105:流水线练习5答案 课时106:简单代码的重要性 课时107:代码化简练习1说明 课时108:代码化简练习1答案 课时109:代码化简练习2说明 课时110:代码化简练习2答案 课时111:代码化简练习3说明 课时112:代码化简练习3答案 课时113:FIFO原理 课时114:生成FIFO的IP核 课时115:如何验证带有IP核的代码 课时116:FIFO练习1说明 课时117:FIFO练习1答案 课时118:FIFO练习2说明 课时119:FIFO练习2答案 课时120:FIFO练习3说明 课时121:FIFO练习3答案 课时122:何为异步时序 课时123:三态门 课时124:异步时序练习1说明 课时125:异步时序练习1答案 课时126:异步时序练习2说明 课时127:异步时序练习2接口时序参数 课时128:异步时序练习2测试文件 课时129:异步时序练习2答案 课时130:利用GVIM制作模板 课程介绍共计130课时,21小时12分51秒 FPGA点拨 明德扬 明德扬FPGA点拨视频教程 上传者:JFET 猜你喜欢 TI 手持吸尘器系统方案与设计 直播回放: MPS 电感解决方案,助力更好的开关电源设计 采用Enpirion Power SoC DC-DC转换器轻松进行设计 TI-RSLK 模块 7 - 有限状态机 手把手教无传感器的InstaSPIN-FOC电机控制技术2 (A) 野蛮人改造 — 卡丁制作 3天入门Persimmon UI,2天稿定产品界面开发 直播回放: 瑞萨电子 RA 系列产品开发工具之 FSP4.0.0 新特性介绍 热门下载 TKStudioV3.3.1(精简版) 什么叫电源完整性 C+shell+命令描述.pdf.pdf PIC mcu上的TCP/IP中的TCP协议实现源码 数字式称重传感器的智能化功能演变与发展综述 InsideSecure NFC开发平台 物联网智能传感器的噪声与功耗 YT89F630工业级单片机 串口通信程序 Keil μVision Driver v3.40 _调试驱动 热门帖子 win CE 初学平台如何搭建啊 请大虾们列下自己的开发软件winCE初学平台如何搭建啊这个问题,好像论坛有过。再列一下:platformbuilderEVC+SDK或VS2005如果是做应用开发的话:EVC+相应SDKVS2003+SDK,只能是smartphonepocketpcwince2003VS20005+SDK,支持目前所有版本.EVC+SDK刚刚完成的串口调试工具evc+sp4+sdk开发学习~~~ starliu i.MX 6SoloLite 评估板性能怎么样? 大家了解i.MX6SoloLite评估板吗?这个开发板性能怎样?希望了解一下。http://www.freescale.com/zh-Hans/webapp/sps/site/prod_summary.jsp?code=IMX6SLEVK&parentCode=i.MX6SL&fpsp=1i.MX6SoloLite评估板性能怎么样?应该是不错的,imx.6性能不错不过这个板子的芯片是单核的如果是四核的应该牛逼一些solo可以考虑这个http:// dcexpert 程序怎样才能跳出for循环 我使用st公司的三合一板和一个触摸屏进行串口通信,通信方式为中断接收、查询发送,现在通信的接收和发送都可以进行了,传输的数据都正确,但在主程序里却无法看到接收中断接收的数据。通过设置断点发现主程序除了响应中断以外,就一直停在主程序内的一个for循环的while语句上不再移动。可以响应接收中断,但不响应我在主程序里设置的断点,用halt停止程序运行,黄色箭头都停在while(USART_GetFlagStatus(USART1,USART_FLAG_TXE)==RESET);可见程序一直没 szhgx26 arm汇编问题 IMPORTIMPORTIMPORTIMPORTIMPORTMainAREAStart,CODE,READONLYENTRYCODE32ResetLDRSP,=0x40003f00LDRR0,=LDRR1,=LDRR0,=CMPR0,R1BEQLOOP1LOOP0CMPR1,R3LDRCCR2,,#4STRCCR2,,#4BCCLOOP0LOOP1LD kaixin1 有用过杨创2440开发PWM的朋友么? 套餐43B。在示波器下观察。TOUT0(GPB0)没有问题。但TOUT1(GPB1)不行。是不是系统占用了TOUT1?有用过杨创2440开发PWM的朋友么?用的啥系统?有可能再操作系统下被占用了在linux下TOUT0,1,2,3都用过,没问题你看下原理图,看下那个引脚的连接引用1楼cfanlwn的回复:用的啥系统? wince,TOUT0没问题,TOUT1不行啥板子都能做,不单是这个的。嘿嘿。 4219021 嵌入式系统一般用什么数据库? 如果需要到存储数据的话,嵌入式系统一般用什么数据库?会用关系型数据库么?嵌入式系统一般用什么数据库?自己设计数据库。少量数据的话用文件存储就行了,多点的话用sqlite足以看你做什么用了,有多少数据要管理了.SQLSERVERCE ykyyky 网友正在看 系统框图的串并联实现途径 PS初体验ps_hello 无刷电机霍尔按键调速程序讲解 CCNP路由25_BGP联邦 英飞凌针对高度可靠和高效的电动自行车设计的系统解决方案 聚类算法实验 数码管静态显示(二) On-Device Training and Transfer Learning (Part I)