本课程为精品课,您可以登录eeworld继续观看: verilog快速掌握之复杂模块设计说明继续观看 课时1:课程介绍 课时2:Questasim软件安装 课时3:QuartusII软件安装 课时4:GVIM安装及使用 课时5:第一个上板例程 课时6:Quartus使用练习1说明 课时7:QuartusⅡ使用练习1答案 课时8:verilog代码详细讲解 课时9:入门练习1说明 课时10:入门练习1答案 课时11:入门练习2说明 课时12:入门练习2答案 课时13:入门练习3说明 课时14:入门练习3答案 课时15:入门练习4说明 课时16:入门练习4答案 课时17:modelsim用法 课时18:modelsim波形观看方法 课时19:modelsim初级练习1说明 课时20:modelsim初级练习1答案 课时21:modelsim初级练习2说明 课时22:modelsim初级练习2答案 课时23:modelsim初级练习3说明 课时24:modelsim初级练习3答案 课时25:modelsim一级练习1说明 课时26:modelsim一级练习1答案 课时27:modelsim一级练习2说明 课时28:modelsim一级练习2答案 课时29:verilog快速掌握-程序设计 课时30:verilog快速掌握之模块例化 课时31:verilog快速掌握之运算符 课时32:verilog快速掌握之模块设计说明 课时33:verilog快速掌握之模块设计答案 课时34:verilog快速掌握之复杂模块设计说明 课时35:verilog快速掌握之复杂模块设计答案 课时36:verilog快速掌握练习1说明 课时37:verilog快速掌握练习2说明 课时38:verilog快速掌握练习3说明 课时39:verilog快速掌握练习4说明 课时40:verilog快速掌握练习5说明 课时41:模块设计模板 课时42:测试文件编写技巧 课时43:测试文件模板 课时44:测试文件编写练习1说明 课时45:测试文件编写练习1答案 课时46:包文的概念 课时47:测试文件编写练习2说明 课时48:测试文件编写练习2答案 课时49:测试文件编写练习3说明 课时50:测试文件编写练习3答案 课时51:测试文件编写练习4说明 课时52:测试文件编写练习4答案 课时53:测试文件编写练习5说明 课时54:测试文件编写练习5答案 课时55:明德扬规范 课时56:一个always只设计一个信号 课时57:时钟复位设计规范 课时58:组合逻辑补全条件 课时59:always练习1说明 课时60:always练习1答案 课时61:明德扬模板汇总 课时62:GVIM的使用2 课时63:signaltapII使用 课时64:波形对比方法 课时65:计数器的使用 课时66:计数器练习1说明 课时67:计数器练习1答案 课时68:计数器练习2说明 课时69:计数器练习2答案 课时70:计数器练习3说明 课时71:计数器练习3答案 课时72:计数器练习4说明 课时73:计数器练习4答案 课时74:计数器练习5说明 课时75:计数器练习5答案 课时76:计数器练习6说明 课时77:计数器练习6答案 课时78:计数器练习7说明 课时79:计数器练习7答案 课时80:状态机设计原则 课时81:状态机练习1说明 课时82:状态机练习1答案 课时83:波形对比方法 课时84:状态机练习2说明 课时85:状态机练习2答案 课时86:状态机练习3说明 课时87:状态机练习3答案 课时88:状态机练习4说明 课时89:状态机练习4答案 课时90:状态机练习5说明 课时91:状态机练习5答案 课时92:FPGA时序原理 课时93:用quartus分析时序 课时94:FPGA时序练习1说明 课时95:为什么要进行流水线 课时96:流水线练习1说明 课时97:流水线练习1答案 课时98:流水线练习2说明 课时99:流水线练习2答案 课时100:流水线练习3说明 课时101:流水线练习3答案 课时102:流水线练习4说明 课时103:流水线练习4答案 课时104:流水线练习5说明 课时105:流水线练习5答案 课时106:简单代码的重要性 课时107:代码化简练习1说明 课时108:代码化简练习1答案 课时109:代码化简练习2说明 课时110:代码化简练习2答案 课时111:代码化简练习3说明 课时112:代码化简练习3答案 课时113:FIFO原理 课时114:生成FIFO的IP核 课时115:如何验证带有IP核的代码 课时116:FIFO练习1说明 课时117:FIFO练习1答案 课时118:FIFO练习2说明 课时119:FIFO练习2答案 课时120:FIFO练习3说明 课时121:FIFO练习3答案 课时122:何为异步时序 课时123:三态门 课时124:异步时序练习1说明 课时125:异步时序练习1答案 课时126:异步时序练习2说明 课时127:异步时序练习2接口时序参数 课时128:异步时序练习2测试文件 课时129:异步时序练习2答案 课时130:利用GVIM制作模板 课程介绍共计130课时,21小时12分51秒 FPGA点拨 明德扬 明德扬FPGA点拨视频教程 上传者:JFET 正在载入数据,请稍等... 猜你喜欢 直播回放 : 享受纯净 - ams主动降噪与接近传感带来耳机设计新境界 Atmel Studio 6.2 数据断点_v3_ 直播回放: Microchip Timberwolf™ 音频处理器在线研讨会 TI.com 线上采购专场:智能楼宇篇 STM32CubeMX and STM32Cube HAL basics 低功率RF混频器增强了接收器性能 ESP32 micropython视频教程 电源设计小贴士15:低成本、高性能 LED 驱动器 热门下载 基于Atmegal6单片机的重物提升控制系统设计 吉利-Geely汽车UDS诊断协议规范 计算机软件需求说明编制指南计算机软件需求说明编制指南 李善平老师指导的研究生linux读书报告 Sun公司Dream项目 期刊论文:基于压缩域特征点的快速图像检索 合金平衡相图的数字化处理 Excel 开发BP Neural network Vivado安装、生成bit文件及烧录FPGA的简要流程 图解NC数控系统-FANUC+oi系统维修技巧 249页 21.4M 热门帖子 一个MSP430F原理图,不信你不收藏! 一个MSP430F原理图,初学MSP430的,不信你不收藏!一个MSP430F原理图,不信你不收藏!我不明白有啥值得收藏的?请楼主指出来!谢谢!:time:同上有什么值得收藏的意义?不管你信不信,反正我不收藏。 Aguilera 用MSP432根除软件故障 调试大型软件程序始终是一项具有挑战性的工作;通常情况下,很难知道从哪儿入手!MSP432低功率和高性能微控制器(MCU)为MSP系列MCU提供了一款高级调试工具:串行线输出(SWO)跟踪。这款工具有助于调试复杂项目、跟踪多个事件'normal宋体'、分析应用性能统计数据、并且跟踪大幅的数据流程图。MSP432MCU特有一个ARM®Cortex®-M4FCPU,而ARM硬件提供了可被用于调试用途的模块。特别是,有两个组件—数据和 Aguilera 单片机控制L298N驱动直流电机不懂关于PWM 单片机控制L298N驱动直流电机不懂关于PWM,能给讲一下PWM在编程时怎么调以及原理么?单片机控制L298N驱动直流电机不懂关于PWM先了解下什么是PWM,然后看看PWM相关例程,关键字:频率,占空比直流有刷就是你给电就转然后以时断时续的给电他就转的慢给电机驱动芯片,输出数字电平。比如,高电平的时候,驱动芯片带动电机转动,低电平时,不给电机动力。二者组成周期信号,周期一定的情况下,高电平占周期的比例越高,电机获得动力的比例越大。转速就越快。编程方面,就调整周期和占空比。PWM输 shijizai CCS6 和TMS320F28335 如何把程序烧写在FLASH 运行到RAM 初学DSP,为了让程序可以保存到芯片中,就按照网上的方法,删掉了28335_RAM_lnk.cmd,然后添加了F28335.cmd文件。可是只有某些程序成功了;有些程序在重新上电后消失了,板子运行的是上一次的程序。不知道有没有相关完整的教程,详细学一下。还有就是了解到程序保存到FLASH中,但在RAM里面运行时比较好(详细在网上搜的),这个又怎么实现欸?CCS6和TMS320F28335如何把程序烧写在FLASH运行到RAM 1、如果是使用的flash的cmd,那么调试下载时肯定会 CQUT ad16打开pcb遇到的问题 新装的ad16,打开以前用ad10画的板子时,将鼠标随便放在一个网络上时,该网络应该高亮显示才对,但这里却没反应,不知道是不是版本问题还是设置问题,有没有人遇到这种问题呢?ad16打开pcb遇到的问题没用AD16.感觉装了AD16的很多问题。估计还不稳定。我建议还是不要这么尝鲜。还是用些比较稳定的版本,比如9,10,14,15这样。表示从来没遇到过这问题、、、、 你用的是ad16?按TP进入设置下面画面PCBEditor----BoardInsightDispl zhandizhandi 转贴:LM3S单片机UART的FIFO理解 和μDMA方式的UART 最近在看UART,看到这篇理解的不错,特转发过来,和大家一起学习学习。Stellaris单片机有两个16字FIFO,分别用于缓存收和发的数据。FIFO触发中断的深度可设置,设置为8个数据(1/8)触发发送中断时,就是当发送FIFO中数据少于8时触发发送中断。设置为14(7/8)个数据触发接收中断时,就是当接收FIFO中的数据多于14时产生接受中断。在实际应用中,接收中断要配合接收超时中断一起使用,因为当接收中断配置为7/8时,就是要等到接收FIFO中的数据达到15时,才 fxw451 网友正在看 whats-a-good-accuracy 电流电压特性1 解析复随机过程(一) 动手实践-中断上半部的代码分析及应用 拉普拉斯逆变换及应用(一):拉普拉斯逆变换定义 HDMI 2.1 设计与测试更新 NFA转换成DFA:子集构造算法2 循序邏輯電路實作(III)_除彈跳電路