本课程为精品课,您可以登录eeworld继续观看: 状态机练习2说明继续观看 课时1:课程介绍 课时2:Questasim软件安装 课时3:QuartusII软件安装 课时4:GVIM安装及使用 课时5:第一个上板例程 课时6:Quartus使用练习1说明 课时7:QuartusⅡ使用练习1答案 课时8:verilog代码详细讲解 课时9:入门练习1说明 课时10:入门练习1答案 课时11:入门练习2说明 课时12:入门练习2答案 课时13:入门练习3说明 课时14:入门练习3答案 课时15:入门练习4说明 课时16:入门练习4答案 课时17:modelsim用法 课时18:modelsim波形观看方法 课时19:modelsim初级练习1说明 课时20:modelsim初级练习1答案 课时21:modelsim初级练习2说明 课时22:modelsim初级练习2答案 课时23:modelsim初级练习3说明 课时24:modelsim初级练习3答案 课时25:modelsim一级练习1说明 课时26:modelsim一级练习1答案 课时27:modelsim一级练习2说明 课时28:modelsim一级练习2答案 课时29:verilog快速掌握-程序设计 课时30:verilog快速掌握之模块例化 课时31:verilog快速掌握之运算符 课时32:verilog快速掌握之模块设计说明 课时33:verilog快速掌握之模块设计答案 课时34:verilog快速掌握之复杂模块设计说明 课时35:verilog快速掌握之复杂模块设计答案 课时36:verilog快速掌握练习1说明 课时37:verilog快速掌握练习2说明 课时38:verilog快速掌握练习3说明 课时39:verilog快速掌握练习4说明 课时40:verilog快速掌握练习5说明 课时41:模块设计模板 课时42:测试文件编写技巧 课时43:测试文件模板 课时44:测试文件编写练习1说明 课时45:测试文件编写练习1答案 课时46:包文的概念 课时47:测试文件编写练习2说明 课时48:测试文件编写练习2答案 课时49:测试文件编写练习3说明 课时50:测试文件编写练习3答案 课时51:测试文件编写练习4说明 课时52:测试文件编写练习4答案 课时53:测试文件编写练习5说明 课时54:测试文件编写练习5答案 课时55:明德扬规范 课时56:一个always只设计一个信号 课时57:时钟复位设计规范 课时58:组合逻辑补全条件 课时59:always练习1说明 课时60:always练习1答案 课时61:明德扬模板汇总 课时62:GVIM的使用2 课时63:signaltapII使用 课时64:波形对比方法 课时65:计数器的使用 课时66:计数器练习1说明 课时67:计数器练习1答案 课时68:计数器练习2说明 课时69:计数器练习2答案 课时70:计数器练习3说明 课时71:计数器练习3答案 课时72:计数器练习4说明 课时73:计数器练习4答案 课时74:计数器练习5说明 课时75:计数器练习5答案 课时76:计数器练习6说明 课时77:计数器练习6答案 课时78:计数器练习7说明 课时79:计数器练习7答案 课时80:状态机设计原则 课时81:状态机练习1说明 课时82:状态机练习1答案 课时83:波形对比方法 课时84:状态机练习2说明 课时85:状态机练习2答案 课时86:状态机练习3说明 课时87:状态机练习3答案 课时88:状态机练习4说明 课时89:状态机练习4答案 课时90:状态机练习5说明 课时91:状态机练习5答案 课时92:FPGA时序原理 课时93:用quartus分析时序 课时94:FPGA时序练习1说明 课时95:为什么要进行流水线 课时96:流水线练习1说明 课时97:流水线练习1答案 课时98:流水线练习2说明 课时99:流水线练习2答案 课时100:流水线练习3说明 课时101:流水线练习3答案 课时102:流水线练习4说明 课时103:流水线练习4答案 课时104:流水线练习5说明 课时105:流水线练习5答案 课时106:简单代码的重要性 课时107:代码化简练习1说明 课时108:代码化简练习1答案 课时109:代码化简练习2说明 课时110:代码化简练习2答案 课时111:代码化简练习3说明 课时112:代码化简练习3答案 课时113:FIFO原理 课时114:生成FIFO的IP核 课时115:如何验证带有IP核的代码 课时116:FIFO练习1说明 课时117:FIFO练习1答案 课时118:FIFO练习2说明 课时119:FIFO练习2答案 课时120:FIFO练习3说明 课时121:FIFO练习3答案 课时122:何为异步时序 课时123:三态门 课时124:异步时序练习1说明 课时125:异步时序练习1答案 课时126:异步时序练习2说明 课时127:异步时序练习2接口时序参数 课时128:异步时序练习2测试文件 课时129:异步时序练习2答案 课时130:利用GVIM制作模板 课程介绍共计130课时,21小时12分51秒 FPGA点拨 明德扬 明德扬FPGA点拨视频教程 上传者:JFET 正在载入数据,请稍等... 猜你喜欢 Microchip Wi-Fi模块的连线种类与方法 电源设计小贴士40:非隔离式电源的共模电流 开始使用UCD3138数字电源控制器工具 Linear and LDO regulators and Switch Mode Power Supply Tutorial 逆变器原理 英飞凌XMC1000单片机家族介绍歌曲串烧 数字逻辑与集成电路设计(ASIC设计) FPGA课程基础(英特尔官方FPGA教程系列) 热门下载 《Switching Power Supplies A-Z》-(Sanjaya Maniktala)-第2版 某公司招聘硬件测试工程师,面试试题 MK_MCS-51单片机应用设计 哈工大 434页 9.4M.pdf 简单的通讯录程序 数据挖掘在连铸二冷配水控制优化中的应用 无线电制作精汇-789页-19.0M.pdf 关于MTK6753 电子系统概论第三讲—直流电源设计(1) 欧姆龙PLC例程_上海狮印全自动啤机程序 PADS-Power和Logic和PCB实用教程 热门帖子 EE TALK——你的第一个蓝牙设备是什么? 与WiFi无线网络技术相比,蓝牙的优势是小巧、省电,非常适合体积较小、运行功率很低、通信距离不长的设备。之前蓝牙标准的版本最高到4.1,而较为普及的是4.0。近日,蓝牙技术联盟(BluetoothSIG)公布蓝牙4.2核心技术标准,据悉,新技术可以增强隐私保护,加快数据传输速度,使设备通过蓝牙接入互联网。更多内容请访问蓝牙技术规范发展历史那么问题来了,你的第一个蓝牙设备是什么?EETALK——你的第一个蓝牙设备是什么?第一个蓝牙设备是 eric_wang 有奖DIY——STM32F429Disco DIY示波器的各种准备(不必惊讶最后一张图) 【安装软件】早就下载了Show_10_Oszi代码,一直没动。近来有点小空,又赶上论坛活动,下决心安装CoIDE和GCC开发软件依次安了2个软件,并在CoIDE中设置好gcc的安装位置,【编译下载】打开Show_10_Oszi,编译一下,结果都那么美好,顺利呀:下载有点小波折,最后还是成功了。。。【触摸把玩】触摸屏幕,移动“光标”,在时,可见底行说明文字:CH1=PA4,CH2=PA7,TX=PA9,500Hz=PB2连蒙带猜,大概意思是:示 sacq dsp写外部的sram dsp写外部的sram,通过ccs中的memory来观察写进去的结果。但是现在的问题是:对一个地址写操作,但是所有的地址内容都变化。例如:给地址0写数据0x20,memory中显示的是所有地址内容都变成20。可能是什么原因啊希望大家提点意见dsp写外部的sram感觉像是片选信号(或者读信号)就没接上,那读任意一个地址,由于SRAM片选没有选中(或者是无效的读操作),所以data端口没有输出数据,这样数据端口上的电压就是一直保持最后一次写出去的数据。谢谢。进行写操作的时候,片选 lilove751 CCS能否单独烧录目标文件 CCS下有没有单独烧录目标文件的工具?不希望通过Debug的方式将目标文件烧录到MCU。CCS能否单独烧录目标文件这个还真没试过,只能帮顶了。。。http://www.ti.com/lit/ug/slau319i/slau319i.pdfhttp://www.ti.com/lit/ug/slau319i/slau319i.pdf这个我也想知道 darkduck orcad使用技巧 alt+拖动可以断开网络连接再没有命令的情况下选中一组线可以实现同时拖拽的操作画总线时先按住shift可以实现任意方向的总线。orcad使用技巧先按着alt再拖才可以。谢谢楼主的经验分享,,赞,加分orcad比altium好多了 安圣基 求教led数码管显示倒计时问题 原先可以显示初始设定值25但在加入了计时器和中断之后只能显示00#includeiom16v.hunsignedcharLed_Disbuf={0x3F,0x06,0x5B,0x4F,0x66,0x6D,0x7D,0x07,0x7F,0x6F};unsignedcharposition={0x80,0x40};unsignedchartime;unsignedchardis_buff;inttime_counter;unsignedchartim 卡卡林 网友正在看 开关电源之Buck变换器的环路分析与补偿 First-Order Analysis of a Single Contact Allegro软件中各个约束规则管理模式的具体含义是什么,在哪里进行设置? 相同网络的过孔重叠了需要在哪里进行设置才会产生DRC呢? 多个铜皮铜皮重叠时,铜皮的优先级应该怎么设置? 定时器与计数器基础开发 电力电子技术_功率变换电路(二) Analysis of 3XRPR Planar Parallel mechanism