本课程为精品课,您可以登录eeworld继续观看: 卡诺图构成与表示—卡诺图的表示继续观看 课时1:数字电路概述 课时2:数字系统简介 课时3:数制的表示 课时4:二、十六(八)进制转换成十进制 课时5:十进制转换成二进制 课时6:BCD编码 课时7:循环码(格雷码) 课时8:奇/偶编码 课时9:带符号数的编码 课时10:本章小结与问题解答 课时11:逻辑代数的三种基本运算 课时12:逻辑代数公式 课时13:化简公式 课时14:三个重要规则 课时15:复合逻辑运算和复合门 课时16:逻辑门的等效符号 课时17:集电极开路门和三态逻辑 课时18:逻辑函数的常用形式 课时19:逻辑函数的两种标准形式一 课时20:逻辑函数的两种标准形式二 课时21:代数法化简 课时22:卡诺图构成与表示—卡诺图构成 课时23:卡诺图构成与表示—卡诺图的表示 课时24:卡诺图的合并规律 课时25:化简为最简与或式 课时26:化简为最简或与式 课时27:无关项逻辑函数及其化简—化简 课时28:无关项逻辑函数及其化简— 无关项 课时29:组合逻辑电路的分析 课时30:组合逻辑电路的设计 课时31:译码器功能 课时32:译码器的应用—应用 课时33:译码器的应用—扩展 课时34:数据选择器功能 课时35:数据选择器应用一 课时36:数据选择器应用二 课时37:数据选择器的扩展 课时38:触发器概述 课时39:基本RS触发器的描述方法 课时40:基本RS触发器的描述方法(续) 课时41:钟控触发器—D、JK等 课时42:钟控触发器—RS触发器 课时43:主从和边沿触发器—主从触发器 课时44:主从和边沿触发器— 电平触发器的空翻现象 课时45:主从和边沿触发器—边沿JK触发器 课时46:触发器的逻辑符号和波形—时序波形 课时47:触发器的逻辑符号和波形—符号 课时48:时序逻辑电路的分类 课时49:同步时序电路的分析 课时50:同步时序电路的分析(续) 课时51:同步时序电路的仿真分析 课时52:环形计数器分析举例 课时53:环形计数器的仿真分析 课时54:序列码检测电路分析 课时55:同步时序电路设计 课时56:同步时序电路设计(续) 课时57:可逆计数器的设计仿真 课时58:建立原始状态图或状态表 课时59:建立原始状态图或状态表举例 课时60:状态化简 课时61:状态分配 课时62:同步时序逻辑电路的设计举例 课时63:集成计数器 课时64:集成计数器级联 课时65:异步清零法实现任意模值计数器 课时66:同步置数法实现任意模值计数器 课时67:可编程任意模值计数器 课时68:分频器 课时69:集成寄存器 课时70:集成移位寄存器构成环形计数器 课时71:扭环计数器 课时72:序列信号检测器 课时73:序列信号发生器 课时74:555定时器的结构与功能 课时75:555定时器的典型应用一 课时76:555定时器的典型应用二 课时77:555定时器的典型应用二 (续) 课时78:555定时器的典型应用三 课时79:555定时器的典型应用三(续) 课时80:集成单稳态触发器 课时81:石英晶体、逻辑门构成的晶体振荡电路 课时82:集成晶体振荡器 课时83:数字集成电路的分类 课时84:TTL与非门的工作原理 课时85:TTL与非门的特性与参数 课时86:TTL与非门的特性与参数(续) 课时87:TTL集成电路系列 课时88:集电极开路门和三态门电路 课时89:CMOS集成逻辑门 课时90:TTL与CMOS器件使用时应注意的问题 课时91:CMOS电路使用时应注意的问题 课时92:输入、输出端与外接电路 课时93:半导体存储器概述 课时94:ROM的应用 课时95:随机存取存储器(RAM) 课时96:可编程逻辑器件 课时97:FPLA在组合逻辑和时序逻辑设计中的应用 课时98:高密度可编程逻辑器件 课时99:概述 课时100:数模转换器-主要技术指标 课时101:数模转换器-工作原理 课时102:模数转换器-主要技术指标 课时103:模数转换器-工作原理 课程介绍共计103课时,20小时48分42秒 数字电路与系统设计 课程内容主要包括:数字电路基础知识(数制、编码、逻辑代数、逻辑门、触发器等),组合电路分析、设计方法,时序电路分析、设计方法,脉冲波形的产生与整形、可编程逻辑器件以及模拟-数字转换等。 上传者:老白菜 猜你喜欢 直播回放: 英飞凌智能电机驱动方案 小梅哥公开课:SOPC综合系统设计及实战演练 Atmel Edge原理图103 TI-RSLK 模块 10 - 调试实时系统 ARM Cortex-M3基础培训 Linux内核分析与应用 西安邮电大学(陈莉君) 高效率双向电池平衡器可实现串接式电池组容量和寿命的最大化 直播回放: AVNET 使用 MPLAB® 生态系统和 Curiosity Nano 开发板,打造创新式的开发工作流程 热门下载 [资料]-JIS B4313-2002 High-speed steel two-flute twist drills-Technical specifications.pdf [资料]-JIS B3512-2007 可编程序控制器.现场网络标准的试验和检定(1级)(修改件1).pdf [资料]-JIS B6203-1998 升降台式卧铣床 准确度的测试1.pdf [资料]-JIS F8521-2012.pdf [资料]-JIS F8522-2012.pdf [资料]-JIS D4311-1995 汽车用离合器衬片.pdf [-]-jis a1204-2009 土壤粒度分布的试验方法.pdf [资料]-JIS S2006-1994 Vacuum bottles.pdf [资料]-JIS D3636-2003 道路车辆.柴油机燃料喷射泵试验.枢轴型校准喷嘴.pdf [资料]-JIS C8152-1-2012 照明用白色発光ダイオード(LED)の測光方法-第1部:LEDパ.pdf 热门帖子 脉冲信号分析仪‌的原理和应用场景 脉冲信号分析仪是一种用于测量和分析脉冲信号的精密仪器。以下是对其原理和应用场景的详细介绍:一、原理脉冲信号分析仪的工作原理主要基于电子测量技术和信号处理技术。当脉冲信号被分析仪的接收器接收后,信号会经过一系列的处理和分析。这些处理包括信号的放大、滤波、模数转换(ADC)以及数字信号处理(DSP)等。通过这些处理,脉冲信号的各种参数(如幅度、频率、相位等)可以被精确地测量和分析。具体来说,脉冲信号分析仪会将接收到的脉冲信号转换为数字信号,然后利用计算机或专用的数字信号处理芯片对数字 维立信测试仪器 MOS在电机驱动中有什么作用 随着现代工业和自动化技术的迅猛发展,电机驱动系统在许多应用中发挥着至关重要的作用。电机驱动不仅广泛应用于工业机器人、自动化生产线、家电等领域,还成为电动汽车、风能发电等新能源技术的重要组成部分。为了提高电机驱动系统的效率、精度和可靠性,MOSFET作为关键电子元器件,扮演着至关重要的角色。1.MOS管的工作原理MOSFET是一种广泛应用的半导体器件,属于场效应晶体管(FET)的一种。MOSFET通过控制栅极电压调节源极与漏极之间的电流流动,是一种高效的开关元件。在电机驱动中,MOSFET通 辰达行电子 本人设计一个信号发生器遇到了困难,各位大侠帮帮小弟啊!急求! 本人现在设计一个基于80C51单片机的信号发生器,要求能够输出方波,正弦波及幅值可调,范围在(—10至+10)。我已经知道在单片机外接一个DA就可以输出波形,但如何使幅值的范围在(—10至+10)我就不知道了,希望大家帮帮偶!!!!!!!!本人设计一个信号发生器遇到了困难,各位大侠帮帮小弟啊!急求!但如何使幅值的范围在(—10至+10)我就不知道了,希望大家帮帮偶!!!!!!!!接放大器然后,单片机控制接入的电阻不同,然后放大不同倍数达到调幅的目的-10V到10V吗?使用ADS780 IceA 问一个弱弱的问题 用MAX232来做RS232接口,是不是必须用51单片机的RX,TX脚,用其他的可不可以?问一个弱弱的问题不行,用别的也跟不上,有专用的为什么用别的?因为我的一个触摸屏也要用这两个脚与51串口通信,用MAX232来做RS232接口,是不是必须用51单片机的RX,TX脚,用其他的可不可以?可以,你可以用定时器模拟一个232口,这时候它就按串口的方式通信了....你可以用定时器模拟一个232口,不过,很麻烦的加上个550那一类的东西吧我觉得发还可以,收就比较困难了。如果允许, yanxinghua 请问,有谁知道这是什么器件? 有一种三脚红外接收器件,只要发射940um的脉冲过去,大概在4--10个脉冲什么之后接收端都输出低电平,什么频率都一样,有点象接收头,只是接收头有一固定载波有谁知道这是什么器件?可以发份资料到我邮箱吗?GZSPOST@TOM.COM请问,有谁知道这是什么器件? gzs 怎样判断44B0X是否损坏?-高手请! 故障过程。将电源关闭后在次打开。发现不能引导。用示波器检查发现晶震引脚有10M的正玄信号。用JTAG烧写时无法发现设备。怎样判断44B0X是否损坏?请高人指点!怎样判断44B0X是否损坏?-高手请!长时间接电源。无发热器件。先具体其它硬件环境没有问题,再确定软件没问题,如果还得不到正确的结果就认为有问题要不只能上排除法了...咱们没有专门的检测相关芯片的设备这个不是电脑主板。上面的元件多时贴件还是密脚的。无法用排除法。软件基本没有烧写过。应该排除。我的仪器就有100M示波器。对了还有 zhfxuyg 网友正在看 小波变换和算例 高效节能功率MOSFET 调制介绍 频率合成器的讯号追踪与锁定 英特尔封装ODI—全方位互连技术 贝叶斯奇幻之旅 LCD12864原理 單元五 統整合實作:七段顯示器與時鐘_Part 6 以PDG2規劃硬體周邊