本课程为精品课,您可以登录eeworld继续观看: 扭环计数器继续观看 课时1:数字电路概述 课时2:数字系统简介 课时3:数制的表示 课时4:二、十六(八)进制转换成十进制 课时5:十进制转换成二进制 课时6:BCD编码 课时7:循环码(格雷码) 课时8:奇/偶编码 课时9:带符号数的编码 课时10:本章小结与问题解答 课时11:逻辑代数的三种基本运算 课时12:逻辑代数公式 课时13:化简公式 课时14:三个重要规则 课时15:复合逻辑运算和复合门 课时16:逻辑门的等效符号 课时17:集电极开路门和三态逻辑 课时18:逻辑函数的常用形式 课时19:逻辑函数的两种标准形式一 课时20:逻辑函数的两种标准形式二 课时21:代数法化简 课时22:卡诺图构成与表示—卡诺图构成 课时23:卡诺图构成与表示—卡诺图的表示 课时24:卡诺图的合并规律 课时25:化简为最简与或式 课时26:化简为最简或与式 课时27:无关项逻辑函数及其化简—化简 课时28:无关项逻辑函数及其化简— 无关项 课时29:组合逻辑电路的分析 课时30:组合逻辑电路的设计 课时31:译码器功能 课时32:译码器的应用—应用 课时33:译码器的应用—扩展 课时34:数据选择器功能 课时35:数据选择器应用一 课时36:数据选择器应用二 课时37:数据选择器的扩展 课时38:触发器概述 课时39:基本RS触发器的描述方法 课时40:基本RS触发器的描述方法(续) 课时41:钟控触发器—D、JK等 课时42:钟控触发器—RS触发器 课时43:主从和边沿触发器—主从触发器 课时44:主从和边沿触发器— 电平触发器的空翻现象 课时45:主从和边沿触发器—边沿JK触发器 课时46:触发器的逻辑符号和波形—时序波形 课时47:触发器的逻辑符号和波形—符号 课时48:时序逻辑电路的分类 课时49:同步时序电路的分析 课时50:同步时序电路的分析(续) 课时51:同步时序电路的仿真分析 课时52:环形计数器分析举例 课时53:环形计数器的仿真分析 课时54:序列码检测电路分析 课时55:同步时序电路设计 课时56:同步时序电路设计(续) 课时57:可逆计数器的设计仿真 课时58:建立原始状态图或状态表 课时59:建立原始状态图或状态表举例 课时60:状态化简 课时61:状态分配 课时62:同步时序逻辑电路的设计举例 课时63:集成计数器 课时64:集成计数器级联 课时65:异步清零法实现任意模值计数器 课时66:同步置数法实现任意模值计数器 课时67:可编程任意模值计数器 课时68:分频器 课时69:集成寄存器 课时70:集成移位寄存器构成环形计数器 课时71:扭环计数器 课时72:序列信号检测器 课时73:序列信号发生器 课时74:555定时器的结构与功能 课时75:555定时器的典型应用一 课时76:555定时器的典型应用二 课时77:555定时器的典型应用二 (续) 课时78:555定时器的典型应用三 课时79:555定时器的典型应用三(续) 课时80:集成单稳态触发器 课时81:石英晶体、逻辑门构成的晶体振荡电路 课时82:集成晶体振荡器 课时83:数字集成电路的分类 课时84:TTL与非门的工作原理 课时85:TTL与非门的特性与参数 课时86:TTL与非门的特性与参数(续) 课时87:TTL集成电路系列 课时88:集电极开路门和三态门电路 课时89:CMOS集成逻辑门 课时90:TTL与CMOS器件使用时应注意的问题 课时91:CMOS电路使用时应注意的问题 课时92:输入、输出端与外接电路 课时93:半导体存储器概述 课时94:ROM的应用 课时95:随机存取存储器(RAM) 课时96:可编程逻辑器件 课时97:FPLA在组合逻辑和时序逻辑设计中的应用 课时98:高密度可编程逻辑器件 课时99:概述 课时100:数模转换器-主要技术指标 课时101:数模转换器-工作原理 课时102:模数转换器-主要技术指标 课时103:模数转换器-工作原理 课程介绍共计103课时,20小时48分42秒 数字电路与系统设计 课程内容主要包括:数字电路基础知识(数制、编码、逻辑代数、逻辑门、触发器等),组合电路分析、设计方法,时序电路分析、设计方法,脉冲波形的产生与整形、可编程逻辑器件以及模拟-数字转换等。 上传者:老白菜 猜你喜欢 一块PCB板的生产过程 Vishay企业介绍 直播回放: TI 毫米波雷达在汽车和工业领域的最新应用 WEBENCH PMU Power Architect-使用PMU优化您的电源设计 量子计算机是如何工作的(动画版) ARM Cortex-M3基础培训 直播回放: 魏德米勒产品在半导体行业的应用 嵌入式Linux性能监控和调优 热门下载 电容触摸传感简介 [资料]-JIS B8841-2004 Toughness test of link chains-Impact test method of chain links.pdf 半导体集成电路器件生产废水处理工艺研究与应用 实现一些hibernate底层的东西 keeloq 解码程序 三段式LED自由调光技术介绍 白光LED驱动器芯片设计技术研究 采用at89c52的振弦式血压测量仪设计 数据结构中二叉树用c实现的算法 seed xds510plus最新驱动 热门帖子 迅为imx6ull开发板使用c语言调用shell命令控制led灯 用命令来控制led灯没有感觉,那可以使用程序来控制,让程序帮我们输入这些命令,我们可以使用system函数来完成。头文件:#include格式:system(要执行的命令)代码实现:我们来写一下这个程序,我们进到samba指定的这个路径下,我们在这个路径下创建c程序,名为led.c,然后用sourceinsight打开这个文件,因为这个程序非常简单,我直接复制程序,我们在进入while循环之前先设置了下led触发方式,把它设置成没有触发,这个就有点类 G.栀寒 FPGA学习——Verilog简介 1、简介VerilogHDL是一种硬件描述语言,专门用于设计数字系统,比如网络交换机,微处理器,存储器,甚至简单的触发器。利用VerilogHDL,用户可以在任何层次(Level)上设计任何数字电路。一个简单的D触发器代码如下:1//Dflip-flopCode2moduled_ff(d,clk,q,q_bar);3inputd,clk;4outputq,q_bar;5 YvanEE TLA7-EasyEVM是基于Xilinx Artix-7系列FPGA处理器的开发板 1.开发板简介 基于XilinxArtix-7系列FPGA处理器; FPGA芯片型号为XC7A100T-2FGG484I,NORFLASH256Mbit,DDR3512M/1GByte可选,兼容XC7A200T-2FBG484I,方便用户二次开发使用; 逻辑单元101K个,DSPSlice240个,4对速率为6.6Gb/s高速串行收发器,底板用做4通道PCIeGen2; 3个BANK电压可配,提供1.8V、3.3V和用户自定义方式,使用灵活方便; Tronlong 8个bit变成1个char 转换问题 真的不会了 在keilc51中我定义了#definebReDataP3^2ucharbdatareceive;我连续一个一个的接收8个bit怎么变换成并保存到uchar中能否写个函数voidBitToChar(biti,ucharAddr,uchar*rec)//i或0或1addr就是在uchar哪个位上,*rec就是从bit保存到uchar中的{}有谁能否帮我填一下这个函数呢?一点思路也没有恩给个方法也可以8个bit变成1个char转换问题真的不会了在 coxfox 大家好!第一次来!想买快f350的开发板! 最近要用到c8051f350的开发板!所以需要一块~哪个公司的好些留下个地址~谢谢啦~大家好!第一次来!想买快f350的开发板!最好带视频教程的源代码的~ qqfishboy 一起读《动手学深度学习(PyTorch版)》- 多项式回归:欠拟合、过拟合 多项式回归这样可以避免很大的x^i带来的特别大的指数值,变成x^i/i!,也就是x的i次幂/i的阶乘,如下图可以对比importmatplotlib.pyplotaspltimportmathnum=3x=range(0,1000)y=y1=foriinx:y.append(i**num)y1.append((i**num)/math.factorial(num))plt.plot(x,y) LitchiCheng 网友正在看 智能小车电机选型 基于 PPC3 软件快速完成一个设计案例 他励直流发电机的运行特性、并励直流发电机的自励及运行特性 小波包理论 函数和坐标的小波包完全算法 完全分解过渡矩阵 项目实现之嵌入式软件各个模块的设计 UART分析2 TI 15.4 协议栈,以及低功耗远距离传感器到云端解决方案介绍 多位加法器