本课程为精品课,您可以登录eeworld继续观看: 门延时的组成继续观看 课时1:集成电路技术的意义 课时2:开关和逻辑 课时3:静态互补CMOS逻辑原理 课时4:静态互补CMOS逻辑门的设计和本节小结 课时5:集成电路工艺 课时6:集成电路版图 课时7:Scaling Down 课时8:MOS管原理 课时9:阈值电压 课时10:MOS管的基本电流方程 课时11:沟道长度调制效应 课时12:速度饱和 课时13:MOS管的手工分析模型 课时14:MOS管的电容 课时15:体效应 课时16:短沟效应、DIBL和本节小结 课时17:亚阈值电流 课时18:栅氧漏电流 课时19:扩散区pn结漏电流 课时20:栅极感应漏端漏电与本节小结 课时21:MOS管的温度特性 课时22:电压传输特性 课时23:VTC分析方法 课时24:开关阈值电压与本节小结 课时25:单级噪声容限 课时26:电压传输特性的稳定性 课时27:多级噪声容限及本节小结 课时28:复杂逻辑门的静态特性 课时29:用于延时分析的反相器模型 课时30:反相器的驱动电阻 课时31:反相器的负载电容 课时32:门延时的组成 课时33:反相器延时的设计准则 课时34:复杂逻辑门的驱动电阻 课时35:大扇入逻辑门的尺寸设计 课时36:考虑内部节点电容的延时模型 课时37:复杂逻辑门延时与输入图形的关系 课时38:逻辑门延时模型 课时39:本征延时 课时40:努力延时 课时41:关键路径 课时42:固定级数时的逻辑路径的尺寸优化 课时43:级数可变时逻辑路径的尺寸优化 课时44:逻辑路径尺寸优化方法小结 课时45:电路级优化 课时46:逻辑结构优化 课时47:本章总结 课时48:集成电路的功耗问题 课时49:逻辑门电容充电功耗模型 课时50:开关活动性 课时51:虚假翻转 课时52:直流通路引起的功耗和本节小结 课时53:CMOS逻辑门的静态功耗分量 课时54:亚阈值漏电流功耗 课时55:堆叠效应 课时56:本节小结 课时57:功耗优化指标 课时58:电源电压优化 课时59:VDD-尺寸的联合优化 课时60:VDD-VT联合优化 课时61:集成电路中的导线 课时62:互连线的寄生电容 课时63:互连线的寄生电阻 课时64:电感的影响和寄生效应小结 课时65:集总电容模型 课时66:分布rc模型 课时67:考虑互连线延时的电路延时 课时68:互连线延时的优化 课时69:电容串扰及其影响 课时70:克服电容串扰的方法 课时71:IR Drop 课时72:L(didt) 课时73:互连线的信号完整性小结 课时74:互连线的Scaling Down 课时75:组合逻辑 课时76:静态互补CMOS逻辑的特点 课时77:伪NMOS逻辑门的静态特性 课时78:伪NMOS逻辑门的传播延时 课时79:伪NMOS逻辑门的功耗与特点 课时80:差分串联电压开关逻辑 课时81:传输管逻辑的工作原理 课时82:传输管逻辑的延时和功耗 课时83:电平恢复技术 课时84:低阈值传输管 课时85:CMOS传输门 课时86:传输管逻辑信号的完整性问题 课时87:动态逻辑 课时88:动态逻辑基本原理 课时89:串联动态门 课时90:动态逻辑的速度 课时91:动态逻辑的功耗 课时92:电荷泄漏 课时93:电荷共享 课时94:电容耦合 课时95:组合逻辑类型的选择 课时96:时序逻辑和时序单元 课时97:双稳态原理 课时98:锁存器 课时99:主从边沿触发寄存器 课时100:时序参数的定义 课时101:时序参数对同步系统的影响 课时102:动态时序单元 课时103:本章总结 课时104:同步时序 课时105:时钟系统 课时106:时钟偏差 课时107:时钟抖动 课时108:时钟偏差和抖动的来源 课时109:减小时钟偏差和抖动的技术 课时110:时钟树 课时111:时钟技术小结 课时112:数据通路的特点 课时113:数字电路中的加法运算 课时114:静态互补CMOS全加器 课时115:静态互补CMOS全加器 课时116:传输管逻辑全加器 课时117:动态逻辑全加器 课时118:进位选择加法器 课时119:超前进位加法器 课时120:树形加法器 课时121:数字电路中的乘法运算 课时122:部分积产生 课时123:部分积累加 课时124:乘法器小结 课时125:本章小结 课程介绍共计125课时,1天5小时40分56秒 数字超大规模集成电路设计 清华大学 李翔宇 《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。 上传者:Lemontree 猜你喜欢 Xilinx SDSoC开发环境特色功能演示 C语言程序设计视频教程(曾怡) 6层板汽车电子PCB设计实战攻略 Atmel软件框架:软件设计过程范例 SimpleLink 平台智能家居应用的介绍 计算机视觉(北京邮电大学 鲁鹏) 【虚拟仪器大赛】虚拟电吉他 CoreSight SoC-400工具介绍 热门下载 电源入门小知识 微机原理与接口技术课程设计题目详细要求 一种模拟电路故障诊断方法 物联网汇总 Telit-GSM-GPRS-CDMA-WCDMA-Modu 华为硬件工程师手册 MFRC522中文手册 实用电子元器件与电路基础 (施瓦茨) 10个常见的镜头术语 ANTENNA NEAR FIELD 热门帖子 2013年全国大学生电子大赛,我最给力! 不知道你是否有这样的感受:如果真的想要弄懂一个知识,要先去教它。就在我们以为回复别人问题、分享一个问题,是浪费时间之举时,也许不经意间,你会发现,恰恰是这个过程,让你对某个知识点有了更深一层的认识。在这热火朝天地备赛过程中,期待坛子里备赛的、不备赛的朋友一起给力起来吧!活动名称:2013年全国大学生电子设计大赛,我最给力!活动时间:2013年7月25日~9月8日参与方式:在2013年全国大学生电子设计竞赛专版发帖、回帖【评选方式】给力回复——5名,对主题帖进行评价、 EEWORLD社区 【Nucleo心得】-程序调的心好累 NOKIA5110LCD的驱动程序一直弄不出,不知道是液晶显示的硬件问题还是我程序的问题,累觉不爱啊!【Nucleo心得】-程序调的心好累你先看看每个引脚的功能是不是正常,我用Nucleo驱动12864弄了一天都弄不出,最后发现PA口两个输出无法拉高。你可以单步执行看看。。。你的5110驱动成功了没有?可以试试Mbed的驱动。http://developer.mbed.org/components/Nokia-5110-3310-LCD/看下5100协议那边有没 我不懂 关于stm32输出PWM方波的同步问题 各位前辈们好,我最近打算调用一款ADC,遇到了一些不懂的问题,需要求教!问题是这样的,adc需要一个10MHz的CLK信号,同时需要单片机给一个CONV信号。这个CONV信号是每4760个clk跳变一次,就是高低电平跳转,但是它要求这个conv跳变要在第4760个clk上升沿左右10ns之内跳变,这就要求clk和conv的相位几乎同步。网上有人说用TIM1的CH1产生10M的clk信号,ch2产生conv信号,可具体怎样能使conv跳变的时候能每次都在clk上升沿10ns范围内呢?求高手解答! cxpph007 Altium Designer 09官方超酷pcb布线视频(共六集) 发个AltiumDesignersummer09官方超酷pcb布线视频,令人惊叹啊!第一集第二集 AltiumDesigner09官方超酷pcb布线视频(共六集)楼主还有其他的呢?没速度了,改天在传附件不会排版弄乱了打不开尺寸:L打不开是不是没有下载齐整?感谢楼主! 499362154 怎么样在TI-RTOS中用C代码直接配置IP地址? 一般来说RTOS中有个.cfg的配置文件在哪里可以配置所有模块,但是我想将来用网管改IP地址所以只能用C代码自己配置,不知道有谁用过或有这方面的经验的可以讨论一下?怎么样在TI-RTOS中用C代码直接配置IP地址?还没用过TI-RTOS,不过改IP地址不就是通过网络改一个变量的值就行了么? 小小虾 AM3359无法nor flash启动 启动模式选择00011UART0-SPI0-XIP(MUX2)-MMC0可以串口启动,装上SD卡可以SD卡启动,拔下SD卡后,想从nor启动,但是一直在串口打印cc。XIPnor接cs0,通过uboot已经把程序烧写进去。前128K放的SPL程序,用SPL下载uboot。但是从一直串口打印这个现象看,很有可能并没有去nor执行里面的程序。从读状态寄存器的值看,启动模式配置正确,就是这个顺序。请做过nor启动的指点一下。\0\0\0eeworldpostqqAM3359无法no wangxia 网友正在看 丝印调整 实践TF IDF算法介绍 极大值原理(八) stm32机械臂 - 代码OLED显示模拟传感器 (超声波+光敏+倾角) ESP32 血氧濃度感測器結果測試 3.4 隔离栅极驱动器的挑战和解决方案 Allegro软件如何输出BOM表单呢? 三相交流调压电路仿真实验