本课程为精品课,您可以登录eeworld继续观看: 复杂逻辑门延时与输入图形的关系继续观看 课时1:集成电路技术的意义 课时2:开关和逻辑 课时3:静态互补CMOS逻辑原理 课时4:静态互补CMOS逻辑门的设计和本节小结 课时5:集成电路工艺 课时6:集成电路版图 课时7:Scaling Down 课时8:MOS管原理 课时9:阈值电压 课时10:MOS管的基本电流方程 课时11:沟道长度调制效应 课时12:速度饱和 课时13:MOS管的手工分析模型 课时14:MOS管的电容 课时15:体效应 课时16:短沟效应、DIBL和本节小结 课时17:亚阈值电流 课时18:栅氧漏电流 课时19:扩散区pn结漏电流 课时20:栅极感应漏端漏电与本节小结 课时21:MOS管的温度特性 课时22:电压传输特性 课时23:VTC分析方法 课时24:开关阈值电压与本节小结 课时25:单级噪声容限 课时26:电压传输特性的稳定性 课时27:多级噪声容限及本节小结 课时28:复杂逻辑门的静态特性 课时29:用于延时分析的反相器模型 课时30:反相器的驱动电阻 课时31:反相器的负载电容 课时32:门延时的组成 课时33:反相器延时的设计准则 课时34:复杂逻辑门的驱动电阻 课时35:大扇入逻辑门的尺寸设计 课时36:考虑内部节点电容的延时模型 课时37:复杂逻辑门延时与输入图形的关系 课时38:逻辑门延时模型 课时39:本征延时 课时40:努力延时 课时41:关键路径 课时42:固定级数时的逻辑路径的尺寸优化 课时43:级数可变时逻辑路径的尺寸优化 课时44:逻辑路径尺寸优化方法小结 课时45:电路级优化 课时46:逻辑结构优化 课时47:本章总结 课时48:集成电路的功耗问题 课时49:逻辑门电容充电功耗模型 课时50:开关活动性 课时51:虚假翻转 课时52:直流通路引起的功耗和本节小结 课时53:CMOS逻辑门的静态功耗分量 课时54:亚阈值漏电流功耗 课时55:堆叠效应 课时56:本节小结 课时57:功耗优化指标 课时58:电源电压优化 课时59:VDD-尺寸的联合优化 课时60:VDD-VT联合优化 课时61:集成电路中的导线 课时62:互连线的寄生电容 课时63:互连线的寄生电阻 课时64:电感的影响和寄生效应小结 课时65:集总电容模型 课时66:分布rc模型 课时67:考虑互连线延时的电路延时 课时68:互连线延时的优化 课时69:电容串扰及其影响 课时70:克服电容串扰的方法 课时71:IR Drop 课时72:L(didt) 课时73:互连线的信号完整性小结 课时74:互连线的Scaling Down 课时75:组合逻辑 课时76:静态互补CMOS逻辑的特点 课时77:伪NMOS逻辑门的静态特性 课时78:伪NMOS逻辑门的传播延时 课时79:伪NMOS逻辑门的功耗与特点 课时80:差分串联电压开关逻辑 课时81:传输管逻辑的工作原理 课时82:传输管逻辑的延时和功耗 课时83:电平恢复技术 课时84:低阈值传输管 课时85:CMOS传输门 课时86:传输管逻辑信号的完整性问题 课时87:动态逻辑 课时88:动态逻辑基本原理 课时89:串联动态门 课时90:动态逻辑的速度 课时91:动态逻辑的功耗 课时92:电荷泄漏 课时93:电荷共享 课时94:电容耦合 课时95:组合逻辑类型的选择 课时96:时序逻辑和时序单元 课时97:双稳态原理 课时98:锁存器 课时99:主从边沿触发寄存器 课时100:时序参数的定义 课时101:时序参数对同步系统的影响 课时102:动态时序单元 课时103:本章总结 课时104:同步时序 课时105:时钟系统 课时106:时钟偏差 课时107:时钟抖动 课时108:时钟偏差和抖动的来源 课时109:减小时钟偏差和抖动的技术 课时110:时钟树 课时111:时钟技术小结 课时112:数据通路的特点 课时113:数字电路中的加法运算 课时114:静态互补CMOS全加器 课时115:静态互补CMOS全加器 课时116:传输管逻辑全加器 课时117:动态逻辑全加器 课时118:进位选择加法器 课时119:超前进位加法器 课时120:树形加法器 课时121:数字电路中的乘法运算 课时122:部分积产生 课时123:部分积累加 课时124:乘法器小结 课时125:本章小结 课程介绍共计125课时,1天5小时40分56秒 数字超大规模集成电路设计 清华大学 李翔宇 《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。 上传者:Lemontree 猜你喜欢 【CC1120评估套件指南】CC1120评估套件快速启动 手把手教Hercules Launchpad(2) 模拟世界的最重要构成 - 信号链与电源:栅极驱动器 TI 智能音箱方案全解:音箱设计都“听你的” ADI在线研讨会:PCB(印制电路板)布局布线指南 Arduino步进电机:极限精度的大理石切割机! 电源系统设计工具 德州仪器 DLP<sup>®</sup> 在3D打印中的应用 热门下载 电源入门小知识 微机原理与接口技术课程设计题目详细要求 一种模拟电路故障诊断方法 物联网汇总 Telit-GSM-GPRS-CDMA-WCDMA-Modu 华为硬件工程师手册 MFRC522中文手册 实用电子元器件与电路基础 (施瓦茨) 10个常见的镜头术语 ANTENNA NEAR FIELD 热门帖子 终于收到了板子 等了好久的板子终于到了。包装还不错,器件保护的很好,上传几张相片,可惜摄像头不给力,好模糊。电源那部分好像少了一些电子器件 终于收到了板子摄像头出来的效果很梦幻,加油哦~~~回复楼主wateras1的帖子会的。只求质量,不求数量。回复沙发soso的帖子呵呵,上位机要跟进哟好的。回复4楼ltbytyn的帖子为什么不用手机拍呢,摄像头拍要求光线较高 wateras1 TI 样片免费申请,晒样片赢好礼之3! 活动时间:11月21日-12月31日如何参与:1、免费样片申请:点击活动页面指定的10款样片,成功申请2种以上芯片,即可获奖。活动详情TI样片免费申请,晒样片赢好礼!2、申请成功收到样片后,以“【晒样片】+自拟”为标题,在TI技术论坛发帖。3、帖子内容包括:本页面截图并圈出所申请的样片,申请样片的订单及物流信息、并晒出收到货样片型号。4、最好能图文并茂,格式不限,内容须原创。评奖设置1、根据 EEWORLD社区 pcb板的敷铜问题 1:解释这个三种的覆盖关系。2:三种填满模式的厉害是什么,一般那种模式最好用?pcb板的敷铜问题我一般使用第三种没有什么填满的意思也没有什么厉害之说顺便解释donotpouroverallsamenetobjects:仅仅对相同网络的焊盘进行连接,其他如覆铜、导线不连接。pouroverallsamenetobjects:对于相同网络的焊盘、导线以及覆铜全部进行连接和覆盖。pouroversamenetpolygonsonly:仅仅对相同网络的 清风飘过 招聘ZIGBee开发 1、通过ZigBee规范及协议完成有关物联网的编码、调试、单元测试和集成测试工作;2、负责相关功能升级的开发和软件缺陷的解决;3、按照计划及时跟客户/项目经理沟通项目开发进度情况及计划的变更。任职资格:1、本科及以上学历,计算机相关专业;2年以上.Net/java平台下软件开发和设计经验;2、精通ZigBee规范及协议,参与过两个以上物联网智能家居项目的开发;3、精通asp.net、c#/java语言,熟练使用B/S模式进行开发;4、熟练 陈武 关于rom.h文件的问题 我在写初始化的一些函数,但是编译的时候提示ROM_XXXXX这些函数未声明。Error:nodefinitionfor\"ROM_GPIOPinTypeUART\"rom.h文件已经加进去了,但是后来发现好像是条件编译的问题。文件里有这样的语句#ifdefined(TARGET_IS_DUSTDEVIL_RA0)||\\defined(TARGET_IS_TEMPEST_RB1)||\\defined(TARGET_IS_TEMPEST_RC ultrabenz PIC18F723延时超过5S就死循环 很简单的程序,就是AD采样和延时,但是延时只能延时5秒,超过5秒就陷入延时函数死循环,不知道怎么回事,求高手指点,在线等答案PIC18F723延时超过5S就死循环估计是你写的延时代码有问题,你不传代码,让大家猜?的确,把代码拿出来大家一起帮着看看。 jinjing9901 网友正在看 1.1.1_企业网络架构介绍 电阻电路的一般分析(二) 运算放大器基础入门培训教程 计算机控制技术 系统的状态响应和输出响应(一) USB总线(1) 电机驱动器控制模块参考设计 燃料电池发电系统建模