本课程为精品课,您可以登录eeworld继续观看: 数字电路中的乘法运算继续观看 课时1:集成电路技术的意义 课时2:开关和逻辑 课时3:静态互补CMOS逻辑原理 课时4:静态互补CMOS逻辑门的设计和本节小结 课时5:集成电路工艺 课时6:集成电路版图 课时7:Scaling Down 课时8:MOS管原理 课时9:阈值电压 课时10:MOS管的基本电流方程 课时11:沟道长度调制效应 课时12:速度饱和 课时13:MOS管的手工分析模型 课时14:MOS管的电容 课时15:体效应 课时16:短沟效应、DIBL和本节小结 课时17:亚阈值电流 课时18:栅氧漏电流 课时19:扩散区pn结漏电流 课时20:栅极感应漏端漏电与本节小结 课时21:MOS管的温度特性 课时22:电压传输特性 课时23:VTC分析方法 课时24:开关阈值电压与本节小结 课时25:单级噪声容限 课时26:电压传输特性的稳定性 课时27:多级噪声容限及本节小结 课时28:复杂逻辑门的静态特性 课时29:用于延时分析的反相器模型 课时30:反相器的驱动电阻 课时31:反相器的负载电容 课时32:门延时的组成 课时33:反相器延时的设计准则 课时34:复杂逻辑门的驱动电阻 课时35:大扇入逻辑门的尺寸设计 课时36:考虑内部节点电容的延时模型 课时37:复杂逻辑门延时与输入图形的关系 课时38:逻辑门延时模型 课时39:本征延时 课时40:努力延时 课时41:关键路径 课时42:固定级数时的逻辑路径的尺寸优化 课时43:级数可变时逻辑路径的尺寸优化 课时44:逻辑路径尺寸优化方法小结 课时45:电路级优化 课时46:逻辑结构优化 课时47:本章总结 课时48:集成电路的功耗问题 课时49:逻辑门电容充电功耗模型 课时50:开关活动性 课时51:虚假翻转 课时52:直流通路引起的功耗和本节小结 课时53:CMOS逻辑门的静态功耗分量 课时54:亚阈值漏电流功耗 课时55:堆叠效应 课时56:本节小结 课时57:功耗优化指标 课时58:电源电压优化 课时59:VDD-尺寸的联合优化 课时60:VDD-VT联合优化 课时61:集成电路中的导线 课时62:互连线的寄生电容 课时63:互连线的寄生电阻 课时64:电感的影响和寄生效应小结 课时65:集总电容模型 课时66:分布rc模型 课时67:考虑互连线延时的电路延时 课时68:互连线延时的优化 课时69:电容串扰及其影响 课时70:克服电容串扰的方法 课时71:IR Drop 课时72:L(didt) 课时73:互连线的信号完整性小结 课时74:互连线的Scaling Down 课时75:组合逻辑 课时76:静态互补CMOS逻辑的特点 课时77:伪NMOS逻辑门的静态特性 课时78:伪NMOS逻辑门的传播延时 课时79:伪NMOS逻辑门的功耗与特点 课时80:差分串联电压开关逻辑 课时81:传输管逻辑的工作原理 课时82:传输管逻辑的延时和功耗 课时83:电平恢复技术 课时84:低阈值传输管 课时85:CMOS传输门 课时86:传输管逻辑信号的完整性问题 课时87:动态逻辑 课时88:动态逻辑基本原理 课时89:串联动态门 课时90:动态逻辑的速度 课时91:动态逻辑的功耗 课时92:电荷泄漏 课时93:电荷共享 课时94:电容耦合 课时95:组合逻辑类型的选择 课时96:时序逻辑和时序单元 课时97:双稳态原理 课时98:锁存器 课时99:主从边沿触发寄存器 课时100:时序参数的定义 课时101:时序参数对同步系统的影响 课时102:动态时序单元 课时103:本章总结 课时104:同步时序 课时105:时钟系统 课时106:时钟偏差 课时107:时钟抖动 课时108:时钟偏差和抖动的来源 课时109:减小时钟偏差和抖动的技术 课时110:时钟树 课时111:时钟技术小结 课时112:数据通路的特点 课时113:数字电路中的加法运算 课时114:静态互补CMOS全加器 课时115:静态互补CMOS全加器 课时116:传输管逻辑全加器 课时117:动态逻辑全加器 课时118:进位选择加法器 课时119:超前进位加法器 课时120:树形加法器 课时121:数字电路中的乘法运算 课时122:部分积产生 课时123:部分积累加 课时124:乘法器小结 课时125:本章小结 课程介绍共计125课时,1天5小时40分56秒 数字超大规模集成电路设计 清华大学 李翔宇 《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。 上传者:Lemontree 猜你喜欢 如何突破时域和频域测试的壁垒 WEBENCH FPGA Power Architect功能导览 PMSM控制技术:PWM调制技术 - 电机控制电子实验室第4章 TI MSP430 CapTIvate Lite: 成本优化的电容触摸微控制器 [高精度实验室] 电机驱动 : 3 步进电机驱动器 Microchip电机控制解决方案介绍 150公斤机器人“挨揍”——鲁棒横向平衡 平板示波器使用方法视频教学 热门下载 浅谈检测/校准用软件的可靠性验证 基于C8051F激光器驱动电源仿真与设计 8098单片机与免提语音芯片MC34118的接口 AVR单片机+CPLD体系在测频电路中的应用 Altium Designer原理图库 接口器件.SchLib 模块原理图 MK_可编程设计范例大全.pdf 各种排序算法的比较 Sprint-Layout V5.0免安装中文版 JIS K0128-2000 Testing methods for pesticides in industrial water and waste water.pdf 热门帖子 低频数字式相位测量仪 本帖最后由paulhyde于2014-9-1504:24编辑如题,和大家分享低频数字式相位测量仪本帖最后由paulhyde于2014-9-1504:24编辑谢谢!!!!!!!!!!!!!!本帖最后由paulhyde于2014-9-1504:24编辑支持,,,,,,,,,本帖最后由paulhyde于2014-9-1504:24编辑支持!!!!!!!!!!本帖最后由paulhyde于2014-9- 0500110118 求助:能否通过编写程序测试NANDFLASH的寿命 我想知道我搜集的NANDFLASH是否已被使用过,寿命如何(注:不是指出现坏块),因为我怕使用旧片一段时间后易出问题,所以需要在使用前对片子进行检测,不知哪位大侠能提供有效的检测方法,给分为谢!求助:能否通过编写程序测试NANDFLASH的寿命 forzhanghua 怎么测试蓝牙连接稳定性 大家好,情况是这样:公司外包了一个心率手环,采用蓝牙连接手机APP。我想测试蓝牙连接的稳定性,输出一个数值:多少次连接会出现一次连接中断。请问有没有现成的测试工具?谢谢!怎么测试蓝牙连接稳定性可以自己写个测试程序,主机和终端设备都要有相关代码。以定时连接并发送特定数据为测试内容,根据一段运行时间后的成功连接次数、误码率与理论值的比较即可获知。比如每分钟连接一次并传输一组特定数据,运行24小时自然能计算出应该连接多少次,然后查阅实际连接次数和误码率,这样就能分析了。 谢谢!这个方 pqj325 有人对MP3解码感兴趣吗? 我向大家公开我做过的1个MP3解码电路板模块,有电路板、原理图、驱动程序。主控芯片是VS1003B欢迎下载!有人对MP3解码感兴趣吗?怎么下不了呀? tzl 2011年电赛复赛仿真 本帖最后由paulhyde于2014-9-1503:32编辑2011年电赛复赛仿真2011年电赛复赛仿真本帖最后由paulhyde于2014-9-1503:32编辑学习了本帖最后由paulhyde于2014-9-1503:32编辑11年电赛复赛这个题出的还是挺巧妙的 sunshine0708 测评中心年终回炉:FPGA、AI、高性能MCU、书籍等65个测品邀你来~ 还有几小时就要跨年啦,在这里先祝贺大家新年快乐。被好多网友喊得,测评中心年底回炉活动来啦,65个测品期待开启新篇章~测品来源:主要是往期测评回收的板卡申请清单(共审核2次:1月7日和1月15日,第一次审核未通过的可再提交申请,库存会根据入围情况及时更新) 板卡名称 数量 标注 国产高性能FPGA板:TangPrimer25K 2 FPGA 嘉楠K230板卡 1 RISC-V、1.2T EEWORLD社区 网友正在看 分数Fourier变换(二) 随机过程非线性变换的缓变包络法(一) 多元化与参数分析(二) Buck Converter1 提取原理图符号 双边LT的定义与计算 Socket编程(5) 第9课第2节 u-boot分析之Makefile结构分析