本课程为精品课,您可以登录eeworld继续观看: 直流通路引起的功耗和本节小结继续观看 课时1:集成电路技术的意义 课时2:开关和逻辑 课时3:静态互补CMOS逻辑原理 课时4:静态互补CMOS逻辑门的设计和本节小结 课时5:集成电路工艺 课时6:集成电路版图 课时7:Scaling Down 课时8:MOS管原理 课时9:阈值电压 课时10:MOS管的基本电流方程 课时11:沟道长度调制效应 课时12:速度饱和 课时13:MOS管的手工分析模型 课时14:MOS管的电容 课时15:体效应 课时16:短沟效应、DIBL和本节小结 课时17:亚阈值电流 课时18:栅氧漏电流 课时19:扩散区pn结漏电流 课时20:栅极感应漏端漏电与本节小结 课时21:MOS管的温度特性 课时22:电压传输特性 课时23:VTC分析方法 课时24:开关阈值电压与本节小结 课时25:单级噪声容限 课时26:电压传输特性的稳定性 课时27:多级噪声容限及本节小结 课时28:复杂逻辑门的静态特性 课时29:用于延时分析的反相器模型 课时30:反相器的驱动电阻 课时31:反相器的负载电容 课时32:门延时的组成 课时33:反相器延时的设计准则 课时34:复杂逻辑门的驱动电阻 课时35:大扇入逻辑门的尺寸设计 课时36:考虑内部节点电容的延时模型 课时37:复杂逻辑门延时与输入图形的关系 课时38:逻辑门延时模型 课时39:本征延时 课时40:努力延时 课时41:关键路径 课时42:固定级数时的逻辑路径的尺寸优化 课时43:级数可变时逻辑路径的尺寸优化 课时44:逻辑路径尺寸优化方法小结 课时45:电路级优化 课时46:逻辑结构优化 课时47:本章总结 课时48:集成电路的功耗问题 课时49:逻辑门电容充电功耗模型 课时50:开关活动性 课时51:虚假翻转 课时52:直流通路引起的功耗和本节小结 课时53:CMOS逻辑门的静态功耗分量 课时54:亚阈值漏电流功耗 课时55:堆叠效应 课时56:本节小结 课时57:功耗优化指标 课时58:电源电压优化 课时59:VDD-尺寸的联合优化 课时60:VDD-VT联合优化 课时61:集成电路中的导线 课时62:互连线的寄生电容 课时63:互连线的寄生电阻 课时64:电感的影响和寄生效应小结 课时65:集总电容模型 课时66:分布rc模型 课时67:考虑互连线延时的电路延时 课时68:互连线延时的优化 课时69:电容串扰及其影响 课时70:克服电容串扰的方法 课时71:IR Drop 课时72:L(didt) 课时73:互连线的信号完整性小结 课时74:互连线的Scaling Down 课时75:组合逻辑 课时76:静态互补CMOS逻辑的特点 课时77:伪NMOS逻辑门的静态特性 课时78:伪NMOS逻辑门的传播延时 课时79:伪NMOS逻辑门的功耗与特点 课时80:差分串联电压开关逻辑 课时81:传输管逻辑的工作原理 课时82:传输管逻辑的延时和功耗 课时83:电平恢复技术 课时84:低阈值传输管 课时85:CMOS传输门 课时86:传输管逻辑信号的完整性问题 课时87:动态逻辑 课时88:动态逻辑基本原理 课时89:串联动态门 课时90:动态逻辑的速度 课时91:动态逻辑的功耗 课时92:电荷泄漏 课时93:电荷共享 课时94:电容耦合 课时95:组合逻辑类型的选择 课时96:时序逻辑和时序单元 课时97:双稳态原理 课时98:锁存器 课时99:主从边沿触发寄存器 课时100:时序参数的定义 课时101:时序参数对同步系统的影响 课时102:动态时序单元 课时103:本章总结 课时104:同步时序 课时105:时钟系统 课时106:时钟偏差 课时107:时钟抖动 课时108:时钟偏差和抖动的来源 课时109:减小时钟偏差和抖动的技术 课时110:时钟树 课时111:时钟技术小结 课时112:数据通路的特点 课时113:数字电路中的加法运算 课时114:静态互补CMOS全加器 课时115:静态互补CMOS全加器 课时116:传输管逻辑全加器 课时117:动态逻辑全加器 课时118:进位选择加法器 课时119:超前进位加法器 课时120:树形加法器 课时121:数字电路中的乘法运算 课时122:部分积产生 课时123:部分积累加 课时124:乘法器小结 课时125:本章小结 课程介绍共计125课时,1天5小时40分56秒 数字超大规模集成电路设计 清华大学 李翔宇 《数字大规模集成电路》是讲授数字大规模集成电路基础理论和知识的微电子专业研究生基础课,既是微电子专业学生的核心课程也是供电类专业学生学习数字集成电路设计的基础课程。课程以纳米和深亚微米CMOS工艺条件、系统级集成水平下的数字电路原理和设计技术为主要内容,具体包括器件和互连线的特性与模型、数字VLSI的关键指标与优化方法,常见逻辑类型、基本功能单元、重要片内子系统(时钟、电源网络)的工作原理和设计方法等。通过这门课的学习你可以理解如何用MOS管实现复杂的数字芯片、真正的数字集成电路和理想的数字电路之间有哪些差别、芯片的速度、功耗、鲁棒性、成本等方面的特性与哪些因素有关、又如何优化。 上传者:Lemontree 猜你喜欢 自动控制理论实验 北京理工大学 直播回放: Keysight感恩月示波器大讲堂 2015 TI 音频创新日 (6) TI 门户网站,音频产品选择工具 Brammo e-摩托车显示 Part Two - Designing Electrical Systems Vol. 1 超声波水气表方案设计挑战与解决方案 如何在Atmel Studio 6 中建构设计项目 你所不知道的C语言(jserv 黄敬群) 热门下载 [资料]-JIS C9615-1995 空气净化器.pdf [资料]-JIS B5111-2000 Locating rings of moulds for plastics.pdf [资料]-JIS X7011-8-1999 行政、商业和运输业的电子数据交换(EDIFACT)业务层次的语法规则-第8部分:EDI的关联数据.pdf [资料]-JIS K5600-3-3-1999 涂料试验方法.第3部分成膜性.第3节完全干燥.pdf [资料]-JIS B8407-2-2012 強制通風式バーナ-第2部:油バーナ.pdf [资料]-JIS C 8147-2-2-2011 ランプ制御装置-第2-2部:直流又は交流電源用低電圧電球用電子トランスの個別要求事項(正誤票).pdf [资料]-JIS K6505-1995 Testing method for man-made upper material of shoes.pdf [资料]-JIS B2408-2005 O-rings-Quality acceptance criteria.pdf [资料]-JIS B0191-1986 Glossary of Terms Relating to Word Processor for Japanese Characters.pdf [资料]-JIS Z4510-1997 快中子用胶片剂量计的剂量当量计算方法.pdf 热门帖子 锁相环路分析 锁相环路分析一、环路线性化 1.线性化条件:≤ 2.线性化环路方程: 3.线性化环路相位模式: 二、环路传递函数 ·线性网络可以用传递函数描述 ·线性环路系统可以用环路传递函数描述 ·用复频域传递函数描述可以简化系统的分 分析,所以可用复频域环路传递函数描述 PPPLL.1.复频域中线性环路方程(P→S代之)2.环路传递函数定义: fighting 驱动发光二极管 请问要驱动两个小的发光二极管是直接输出驱动好呢,还是加上拉输入好呢,驱动发光二极管都可以,上拉用多大的电阻好呢,直接驱动要多大的限流电阻呢你就直接驱动吧,比较简单点,也不会烧了,一般电流在10ma内就好。伙作的是低功耗的,电流能不能用1MA来点亮发光二管你最好用上拉的方法,让430输出低,这样io吸入电流。关于限流电阻的问题,发光二极管的最小的点亮电流应该是1~1.5ma之间,看你的供电电源了!应该不难计算的!上拉是什么意思?并不是连到VCC上的电阻都叫上拉的.似乎 zldzjzldh PIC单片机16F84的内部硬件资料(四) PIC单片机16F84的内部硬件资料(四)PIC单片机16F84的内部硬件资料(四) rain ATtiny10-11-12中文数据手册 本文很详细的说明了ATtiny10-11-12芯片和它的中文数据手册ATtiny10-11-12中文数据手册 rain AT90S2323-2343中文数据手册 本文很详细的说明了AT90S2323-2343芯片和它的中文数据手册AT90S2323-2343中文数据手册 rain 多重化主电路实现的大功率有源电力滤波器 摘要:为解决大容量有源电力滤波器面临的大容量和开关频率之间的矛盾,本文介绍一种采用多重化主电路的大容量有源电力滤波器,给出系统的主电路结构和系统的控制方法。实验表明该系统有效地解决了有源电力滤波器容量与开关频率的矛盾,取得了满意的效果。关键词:有源电力滤波器多重化谐波多重化主电路实现的大功率有源电力滤波器 zbz0529 网友正在看 IEEE 802.15.3 and IEEE 802.15.4 (1) 进程-监视子进程之waitpid函数 pinctl_setting:如何统一管理pin state(上) DRC的检查与走线调整 On-Device Training and Transfer Learning (Part II) 正交小波的构造 时域和频域关系 AM波的包络解调原理 系统调用机制